MHz

共 1,850 篇文章
MHz 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 1850 篇文章,持续更新中。

基于DSPFPGA的数字电视条件接收系统

这篇论文以数字电视条件接收系统为研究对象,系统硬件设计以DSP和FPGA为实现平台,采用以DSP实现其加密算法、以FPGA实现其外围电路,对数字电视条件接收系统进行设计。首先根据数字电视条件接收系统的原理及其软硬分离的发展趋势,提出采用 DSP+FPGA结构的设计方式,将ECC与AES加密算法应用于SK与CW的加密;根据其原理对系统进行总体设计,同时对系统各部分的硬件原理图进行详细设计,并进行 P

LTE主要技术特征

LTE主要技术特征:3GPP 要求LTE 支持的主要特性和性能指标如下图所示。峰值数据速率<BR>下行链路的立即峰值数据速率在20MHz 下行链路频谱分配的条件下,可以达到100Mbps(5 bps/

无线数据收发芯片TR3001的特性及应用

TR3001是RF Monolithics公司推出的单片OOK/ASK收发器芯片,它的工作频率为315.00MHz接收灵敏度为-100dBm,发射输出功率为1.25mW,其OOK模式下的数据传输速率达

800MHz CDMA数字蜂窝移动通信系统电磁兼容性要求和测量方法 第一部分:移动台及其辅助设备

<P>800MHz CDMA数字蜂窝移动通信系统电磁兼容性要求和测量方法 第一部分:移动台及其辅助设备 YD 1169.1-2001</P>本标准规定了发送和接收语音和(或)数据的800M HzC D

一种基于DDS技术400MHZ信号源的设计

文章介绍了DDS 技术的工作原理和AD9954 的结构,设计出了400MHZ 信号源电路图,并给出了部分程序。测试结果表明本设计具有频率分辨率高,功耗低,输出频率信号相位连续,频率转换时间短等优点。该

真实感图形绘制中明暗效果的FPGA实现

计算机图形学中真实感成像包括两部分内容:物体的精确图形表示;场景中光照效果的适当的描述。光照效果包括光的反射、透明性、表面纹理和阴影。对物体进行投影,然后再可见面上产生自然光照效果,可以实现场景的真实感显示。光照明模型主要用于物体表面某点处的光强度计算。面绘制算法是通过光照模型中的光强度计算,以确定场景中物体表面的所有投影像素点的光强度。Phong明暗处理算法是生成真实感3D图像最佳算法之一。但是

应用于十万门FPGA的全数字锁相环设计

在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时,减小时钟偏差,本文设计了内置于FPGA芯片中的延迟锁相环,采用一种全数

快速傅立叶变换(FFT)的FPGA实现

随着数字电子技术的发展,数字信号处理的理论和技术广泛的应用于通讯、语音处理、计算机和多媒体等领域。快速傅立叶变换(FFT)使离散傅立叶变换的运算时间缩短了几个数量级,在数字信号处理领域被广泛应用。FFT已经成为现代信号处理的重要手段之一。 现场可编程门阵列(FPGA)是近年来迅速发展起来的新型可编程器件。随着它的不断应用和发展,也使电子设计的规模和集成度不断提高。同时基于FPGA实现FFT的设计方

基于凤芯的DDR设计与FPGA验证

根据我国制定的数字电视广播时间表,2015年停止模拟电视播出,实现数字广播电视有线、卫星和无线的全国覆盖。未来10年我国需要3-5亿颗解码芯片,数字视频面临巨大的市场,解码标准之争已经演化成了芯片之争。Lifview(凤芯)系列产品拥有完全自主的知识产权,是支持国家自主标准AVS及主流国际标准,支持标清高清实时解码,灵活通用可配置的数字视音频编解码SoC芯片系列。凤芯Ⅲ主频要求200Mhz,片外存

FM1182E-GE回音消除IC

低功耗 FM1182 典型应用消耗 30-35mW 功率. 通过两条途径达到这么低的功耗:首先,集成硬件加速器帮助主数字信号处理器卸载高强度处理,允许芯片工作在最佳的速度; 第二, FM1182 采用富迪科技的申请专利中的AMBIN 语音处理算法.确保最高的效率. 对于功率有限的便携设备, FM1182 提供一个合适的有回声消除和噪声抑制需的方案. 高性能 在FM1182中的SA

ID读卡器的通用程序

ID读卡器的通用程序,C编程。CPU为Atmel公司的AT89S52芯片,晶振11.0592MHz 读卡采用边沿检测方式,只要跳变边沿脉宽在要求的脉宽范围内就是合法脉宽 每位脉宽要求490us-530us,半位要求为230us-280us,可根据调试更改定时器时间

介绍如何利用SA601或SA620芯片实现433MHz频率应用

Although designed for 1GHz, the SA601 and SA620 can also be<BR>used in the 433MHz ISM band. The SA60

EA450T and EB450T Antennas

Frequency: 450MHz<BR>Impedance: 50 Ohms<BR>VSWR: &lt;1.5<BR>Gain: 5.0 dBi EA450T<BR>Gain: 3.0 dBi EB

BetaPlayer.rar

BetaPlayer是著名的PDA媒体播放器PocketMVP的升级版,目前仍处于初期开发阶段,但所显示的强悍性能已远超PocketMVP: ?超强的播放性能,支持高于500kbps的MPEG4视频(XviD、DivX)和最大1024*1024的画面尺寸!400MHz主频的PDA可以顺利播放视频512kb+音频192kb的DivX影片(实际帧速约20FPS)。 ?支持OGG、MPEG音频、M

用NE564设计6MHz转换器的设计实例

It is desired to design an FSK converter operating at 6MHz with deviation of ±1%. Supply voltage is

基于FPGA的神经网络数据估计器的设计

随着禽畜业的发展,为了有效控制畜舍废气的排放,许多禽畜养殖场均使用传感器对场内几种主要的污染气体进行浓度检测,通过测量的数据对超标的废气进行一定的处理。为了保证控制的可靠性,防止因传感器的故障产生错误测量数据,导致现场做出错误的气体处理,需要对测得的一些较为关键性的测量数据进行监控。当现场数据出现错误时,需要采取一定手段,对错误数据进行修复。 本文设计了一个神经网络的数据估计器,通过对现场数据的及

Designing a 33MHz, 32-Bit PCI Target Using ispMACH Devices

<P>Designing a 33MHz, 32-Bit PCI Target Using ispMACH Devices</P> <P>The evolution of digital syste

基于FPGA的雷达信号侦察数字接收机

随着信号处理技术的进步和电子技术的发展,雷达信号侦察接收机逐渐从模拟体制向数字体制转变。软件无线电概念的提出,促使雷达侦察接收机朝大带宽、全截获方向发展,现有的串行信号处理体制已经很难满足系统要求。FPGA器件的出现,为实现宽带雷达信号侦察数字接收机提供了硬件支持。 本文结合FPGA芯片特点,在前人研究基础上,从算法和硬件实现两方面,对雷达信号侦察数字接收机若干关键技术进行了研究和创新,主要研究内

基于方舟GT2000 的嵌入式小系统的设计

GT2000 是我国方舟科技公司的一款嵌入式CPU 产品,GT2000 集成了高性能CPU核心和PC 架构南北桥中的大部分功能,采用哈佛总线结构,在400MHz 主频下运行时最大功耗只有360 毫瓦,

可编程RFC收发器芯片CC1000的原理及应用

CC1000是Chipcon公司新推出的单片可编程RF收发芯片,该芯片集成了射频发射、射频接收、PLL成、FSK调制/解调、可编程控制等多种功能;其频率范围为300MHz-1000MHz,灵敏度为-1