基于凤芯的DDR设计与FPGA验证 - 免费下载

技术资料资源 文件大小:2084 K

📋 资源详细信息

文件格式
未知
所属分类
上传用户
上传时间
文件大小
2084 K
所需积分
2 积分
推荐指数
⭐⭐⭐ (3/5)

💡 温馨提示:本资源由用户 joshau007 上传分享,仅供学习交流使用。如有侵权,请联系我们删除。

资源简介

根据我国制定的数字电视广播时间表,2015年停止模拟电视播出,实现数字广播电视有线、卫星和无线的全国覆盖。未来10年我国需要3-5亿颗解码芯片,数字视频面临巨大的市场,解码标准之争已经演化成了芯片之争。Lifview(凤芯)系列产品拥有完全自主的知识产权,是支持国家自主标准AVS及主流国际标准,支持标清高清实时解码,灵活通用可配置的数字视音频编解码SoC芯片系列。凤芯Ⅲ主频要求200Mhz,片外存储器则选用了DDR400以满足带宽需求。DDR时序比较复杂,特别是数据通路,一直是设计师最大的麻烦。而在FPGA验证上很多工程师都不能确保验证的充分性。本文在基于风芯项目需求上阐述了DDR设计与FPGA验证中的几点意见。

立即下载此资源

提示:下载后请用压缩软件解压,推荐使用 WinRAR 或 7-Zip

资源说明

📥 下载说明

  • 下载需消耗 2积分
  • 24小时内重复下载不扣分
  • 支持断点续传
  • 资源永久有效

📦 使用说明

  • 下载后用解压软件解压
  • 推荐 WinRAR 或 7-Zip
  • 如有密码请查看说明
  • 解压后即可使用

🎁 积分获取

  • 上传资源获得积分
  • 每日签到免费领取
  • 邀请好友注册奖励
  • 查看详情 →

相关标签

点击标签查看更多相关资源:

相关资源推荐