Altera cyclone ep1c6对sram idt71系列的读写时序控制
上传时间: 2013-08-16
上传用户:13681659100
一个proteus的lcd320*240库文件和keilc51测试程序.可以根据需要将库文件和测试程序改为640*480等
上传时间: 2013-08-16
上传用户:1234321@q
主要介绍了关于MAGIC3000系列CPLD开发板的十个实例,如霓虹灯演示、与PC串口通信等。
上传时间: 2013-08-16
上传用户:894898248
C6000系列之6701开发板相关文件及说明
上传时间: 2013-08-20
上传用户:xuanjie
分析了MATLAB/Simulink 中DSP Builder 模块库在FPGA 设计中优点,\\r\\n然后结合FSK 信号的产生原理,给出了如何利用DSP Builder 模块库建立FSK 信号发生器模\\r\\n型,以及对FSK 信号发生器模型进行算法级仿真和生成VHDL 语言的方法,并在modelsim\\r\\n中对FSK 信号发生器进行RTL 级仿真,最后介绍了在FPGA 芯片中实现FSK 信号发生器的设\\r\\n计方法。
标签: Simulink Builder MATLAB FPGA
上传时间: 2013-08-20
上传用户:herog3
基于QUARTUSII软件 实现FPGA(ATERA CYCLONE II系列)与SD卡SD模式通信\r\n所用语言位verilog HDL
标签: QUARTUSII CYCLONE ATERA FPGA
上传时间: 2013-08-20
上传用户:it男一枚
基于 MAXII 的CPLD 对mobil dram 的读写操作,内带源码和测试激励文件
上传时间: 2013-08-22
上传用户:luopoguixiong
基于 MAXII CPLD的对Compact_Flash的读写,擦出操作,内附测试激励文件
标签: Compact_Flash MAXII CPLD 读写
上传时间: 2013-08-22
上传用户:vodssv
基于MAXII CPLD的对1602字符型液晶进行读写操作,其中使用了一个CFI的IP核
上传时间: 2013-08-23
上传用户:yeling1919
本文详细分析了COOLRUNNER系列CPLD的结构,特点及功能,使用VHDL语言实现数字逻辑,实现了水下冲击波记录仪电路的数字电路部分.
标签: COOLRUNNER CPLD
上传时间: 2013-08-26
上传用户:亚亚娟娟123