搜索结果
找到约 11 项符合
Low-Density 的查询结果
Linux/Unix编程 A collection of LDPC(Low-Density Parity-Codes) tools. Including: Code construction Density Evolution
A collection of LDPC(Low-Density Parity-Codes) tools. Including: Code construction Density Evolution Decoding Algorithm Girth average Counter Stopping set and error Floor,etc
行业发展研究 This thesis is devoted to several efficient VLSI architecture design issues in errorcorrecting codi
This thesis is devoted to several efficient VLSI architecture design issues in errorcorrecting
coding, including finite field arithmetic, (Generalized) Low-Density Parity-
Check (LDPC) codes, and Reed-Solomon codes.
技术资料 STM32F101x4/6 产品型号: STM32F101T6 STM32F101T4 STM32F101R6 STM32F101R4 ST
小容量基本型产品:基于ARM核心的32位微控制器,具有16K或32K字节闪存、5个定时器、1个ADC模块和4个通信接口
(Low-density access line, ARM-based 32-bit MCU with 16 or 32 KB Flash, 5
timers, ADC and 4 communication interfaces)
技术资料 STM32F10xx4/6 errata sheet
STM32F101x4/6、STM32F102x4/6和STM32F103x4/6小容量产品局限
(STM32F101x4/6, STM32F102x4/6 and STM32F103x4/6 low-density device limitations)
技术资料 QCLDPC码的研究与FPGA实现
低密度校验码(Low-Density Parity-Check Codes,LDPC)已经被证明是一类纠错性能逼近香农限的渐近好码。由于低密度校验码具有译码复杂度低、错误平层低等诸多优点,它的良好应用前景已经引起学术界和IT业界的高度重视,也使...
技术资料 STM32F103x4/6 产品型号: STM32F103T4 STM32F103R6 STM32F103R4 STM32F103C6 ST
小容量增强型产品:基于ARM核心的32位微控制器,具有16K或32K字节闪存、USB接口、CAN接口、6个定时器、2个ADC模块和6个通信接口
(Low-density performance line, ARM-based 32-bit MCU with 16 or 32 KB Flash,
USB, CAN, 6 timers, 2 ADCs, 6 communication interfaces ...
技术资料 STM32F102x4/6 产品型号: STM32F102R6 STM32F102R4 STM32F102C6 STM32F102C4
小容量USB基本型产品:基于ARM核心的32位微控制器,具有16K或32K字节闪存、USB全速接口、5个定时器、1个ADC模块和5个通信接口
(Low-density USB access line, ARM-based 32-bit MCU with 16/32KB, Flash, USB FS
interface, 5 timers, ADC & 5 communication interfaces) ...
技术资料 一类低密度奇偶校验码的研究及FPGA实现
LDPC码(Low-Density Parity-Check Codes低密度奇偶校验码)是一种具有极强纠错能力的差错控制编码技术,它是Gallager于1962年提出的一种性能接近香农(Shannon)极限的好码.本文在深入广泛地阅读国内外大量的有关LDPC码与BP算法(又称为和积算法)资料的基础上,从易于实现的角度出发,着重提出并研究了一类LDPC系统码以及该码在Log ...
技术资料 QC-LDPC码的研究与FPGA实现
低密度校验码(Low-Density Parity-Check Codes,LDPC)已经被证明是一类纠错性能逼近香农限的渐近好码。由于低密度校验码具有译码复杂度低、错误平层低等诸多优点,它的良好应用前景已经引起学术界和IT业界的高度重视,也使其成为当今信道编码领域最受瞩目的研究热点之一。QC-LDPC(Quasi-CyclicLDPC)码是LDPC码的一个子类, ...
技术资料 准循环LDPC码的编译码器设计及FPGA实现.rar
准循环低密度校验码(Quasi-Cyslic Low-Density Parity-Check Codes,QC-LDPC)是LDPC码的一个子类。QC-LDPC码在编码和译码时,具备了其它类型的LDPC码不具有的很多优点,例如准循环LDPC码通过调整相应的参数快速的构造大量的不同码率且性能较为合适的校验矩阵,而且可以采用移位寄存器的方式进行编码,大大降低了编码复杂度 ...