描述了基于FPGA的FIR滤波器设计。根据FIR的原理及严格线性相位滤波器具有偶对称的性质给出了FIR滤波器的4种结构,即直接乘加结构、乘法器复用结构、乘累加结构、DA算法。在本文中给出上述几种算法的结构框图,并通过FPGA编程实现上述几种算法,并给出所用的资源来比较各种算法的优劣。
上传时间: 2013-12-09
上传用户:lvzhr
本文主要介绍Cyclone V FPGA的一个很明显的特性,也可以说是一个很大的优势,即:采用低功耗28nm FPGA减少总系统成本
上传时间: 2013-10-26
上传用户:huxiao341000
基于FPGA的四阶IIR数字滤波器
上传时间: 2013-10-17
上传用户:fanxiaoqie
软件无线电中 基于FPGA的 CIC抽取滤波器的 设计 主要目的用于给高速信号进行减速处理
上传时间: 2014-12-28
上传用户:chukeey
基于FPGA的FIR数字滤波器算法实现
上传时间: 2013-11-12
上传用户:xz85592677
LMS自适应滤波器是一种广泛使用的数字信号处理算法,对其实现有多种方法.通过研究其特性的基础上,提出了在FPGA 中使用软处理的嵌入式实现方案,文中对实现方式的优缺点进行了分析,并给出了硬件实现中的有线字长效应进行了详细的分析.
上传时间: 2014-01-21
上传用户:gokk
本文对数字基带信号脉冲成型滤波的应用、原理及实现进行了研究。首先介绍了数字成型滤波的应用意义并分析了模拟和数字两种硬件实现方法,接着介绍了成形滤波器设计所需要MATLAB软件,以及利用ISE system generator在FPGA上进行滤波器实现的优势。文中给出了成形滤波函数的数学模型,讨论了几种常用成形滤波函数的传输特性以及对传输系统信号误码率的影响。然后介绍了本次设计中使用到的数字成形滤波器设计的几种FIR滤波器结构。把各种设计方案进行仿真,比较仿真结果,最后根据实际应用的情况并结合设计仿真中出现的问题进行分析,得出各种设计结构的优缺点以及适合应用的场合。
上传时间: 2013-10-18
上传用户:aesuser
设计了一种由直接数字频率合成(DDS)、倍频链构成的三次变频直接频率合成方案,实现了低相噪捷变频高分辨率毫米波雷达频率合成器设计。利用直接频率合成器的倍频输出取代传统三次变频毫米波频率源的锁相环(PLL),同时提供线性调频(LFM)信号,优化DDS和变频方案的频率配置关系。利用FPGA电路进行高速控制,较好地解决了毫米波频率合成器各技术指标之间的矛盾。实测结果表明,采用该方案的毫米波频率合成器在本振跳频带宽为160 MHz时,线性调频频率分辨率可达0.931 Hz,最大频率转换时间小于2 ?滋s,最大杂散低于-60 dBc,相位噪声优于-90 dBc/Hz。
上传时间: 2014-01-06
上传用户:brain kung
通过分析流水线结构和单周期结构的片上网络路由器,提出了一种低延时片上网络路由器的设计,并在SMIC 0.13um Mixed-signal/RF 1.2V/3.3V工艺进行流片验证。芯片测试结果表明,该路由器可以在300 MHz时钟频率下工作,并且在相同负载下,与其他结构的路由器相比较,其能够在较低延时下完成数据包传送功能。
上传时间: 2014-12-28
上传用户:bakdesec
滤波器在空管VHF通信系统中的应用
上传时间: 2013-11-24
上传用户:huangld