虫虫首页|资源下载|资源专辑|精品软件
登录|注册

IP

IP指网际互连协议,InternetProtocol的缩写,是TCP/IP体系中的网络层协议。设计IP的目的是提高网络的可扩展性:一是解决互联网问题,实现大规模、异构网络的互联互通;二是分割顶层网络应用和底层网络技术之间的耦合关系,以利于两者的独立发展。根据端到端的设计原则,IP只为主机提供一种无连接、不可靠的、尽力而为的数据包传输服务。[1]
  • IP核实现与单片机和ARM的串口通信(FPGA的51)

    利用FPGA的51 ,IP核实现与单片机和ARM的串口通信

    标签: FPGA ARM 51 IP

    上传时间: 2013-08-05

    上传用户:lalaruby

  • 在测控系统中用IP核实现DA转换

    在测控系统中用IP核实现DA转换.doc

    标签: 测控系统 IP DA转换

    上传时间: 2013-08-13

    上传用户:13736136189

  • Run Pac-man Game Based on 8086/8088 FPGA IP Core

    Run Pac-man Game Based on 8086/8088 FPGA IP Core

    标签: Pac-man Based Game 8086

    上传时间: 2013-08-22

    上传用户:JamesB

  • arm9_fpga2_verilog是一个可以综合的用verilog写的arm9的IP软核

    arm9_fpga2_verilog是一个可以综合的用verilog写的arm9的IP软核,对学习arm和FPGA开发有帮助。

    标签: verilog fpga arm9 arm

    上传时间: 2013-08-22

    上传用户:xlcky

  • FPGA的一些常识及含IP核的VHDL设计源代码

    关于FPGA的一些常识及含IP核的VHDL设计源代码。

    标签: FPGA VHDL 常识 IP

    上传时间: 2013-09-02

    上传用户:tsfh

  • 充分利用IP以及拓扑规划提高PCB设计效率

    本文探讨的重点是PCB设计人员利用IP,并进一步采用拓扑规划和布线工具来支持IP,快速完成整个PCB设计。从图1可以看出,设计工程师的职责是通过布局少量必要元件、并在这些元件之间规划关键互连路径来获取IP。一旦获取到了IP,就可将这些IP信息提供给PCB设计人员,由他们完成剩余的设计。 图1:设计工程师获取IP,PCB设计人员进一步采用拓扑规划和布线工具支持IP,快速完成整个PCB设计。现在无需再通过设计工程师和PCB设计人员之间的交互和反复过程来获取正确的设计意图,设计工程师已经获取这些信息,并且结果相当精确,这对PCB设计人员来说帮助很大。在很多设计中,设计工程师和PCB设计人员要进行交互式布局和布线,这会消耗双方许多宝贵的时间。从以往的经历来看交互操作是必要的,但很耗时间,且效率低下。设计工程师提供的最初规划可能只是一个手工绘图,没有适当比例的元件、总线宽度或引脚输出提示。随着PCB设计人员参与到设计中来,虽然采用拓扑规划技术的工程师可以获取某些元件的布局和互连,不过,这个设计可能还需要布局其它元件、获取其它IO及总线结构和所有互连才能完成。PCB设计人员需要采用拓扑规划,并与经过布局的和尚未布局的元件进行交互,这样做可以形成最佳的布局和交互规划,从而提高PCB设计效率。随着关键区域和高密区域布局完成及拓扑规划被获取,布局可能先于最终拓扑规划完成。因此,一些拓扑路径可能必须与现有布局一起工作。虽然它们的优先级较低,但仍需要进行连接。因而一部分规划围绕布局后的元件产生了。此外,这一级规划可能需要更多细节来为其它信号提供必要的优先级。

    标签: PCB 利用IP 拓扑规划

    上传时间: 2013-10-12

    上传用户:sjyy1001

  • 基于单片机的嵌入式TCP/IP协议栈的设计与实现

    摘要:随着网络技术和单片机技术的发展,嵌入式网络在远程控制领域拥有广泛的应用前景。文中以Atmega16单片机和CP2200网络芯片为硬件平台,设计和实现了一个面向远程工业控制领域的精简TCP/IP协议栈,包括ARP,IP,UDP及TCP等协议模块。文中给出了系统的硬件设计,详细论述了精简TCP/IP协议栈的实现方法,并给出了一个远程控制的应用实例。该系统具有低成本、易使用的特点。关键词:单片机   以太网   CP2200   TCP/IP

    标签: TCP IP 单片机 协议栈

    上传时间: 2013-11-13

    上传用户:fac1003

  • 基于Avalon总线的8051MCU IP核的设计

    设计了一款基于Avalon总线的8051MCU IP核。它支持MCS-51指令集,优化内部的结构,通过采用流水线技术、指令映射技术、指令预取技术、微代码技术等极大的提高了IP核的工作速度,使IP核在100MHz时钟下,能够单周期执行一条指令。本设计使用Modelsim软件完成了功能仿真和时序仿真,并在以Altera 公司的Cyclone II FPGA芯片为核心的DE2开发板上完成了硬件验证。

    标签: Avalon 8051 MCU 总线

    上传时间: 2013-11-01

    上传用户:gundan

  • 基于EDA技术的单片机IP核设计

    本文介绍了利用EDA技术设计出与MCS-51系列微处理器指令集完全兼容的8位嵌入式微处理器芯片的IP核,并经过验证获得了满意的效果。

    标签: EDA 单片机 IP

    上传时间: 2013-10-27

    上传用户:标点符号

  • 基于EDA技术的单片机IP核设计

    本文介绍了利用EDA技术设计出与MCS-51系列微处理器指令集完全兼容的8位嵌入式微处理器芯片的IP核,并经过验证获得了满意的效果。

    标签: EDA 单片机 IP

    上传时间: 2013-11-14

    上传用户:qq1604324866