基于FPGA的DDS IP核设计方案
以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(S...
以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(S...
In the past decade, the size and complexity of manyFPGA designs exceeds the time and resourcesavailable to most design teams, making the use andreus...
UG157 - LogiCORE™ IP Initiator/Target v3.1 for PCI™ 入门指南 ...
在ZigBee网络中,传统的路由算法单纯的减少网络的总体能耗,而忽略了网络能耗的不平衡导致局部网络能量的枯竭,致使网络瘫痪的问题。针对这一问题,文中从网络中节点能耗均衡出发,提出了一种将剩余能量和能量阈值综合考虑的路由算法。实验表明,该算法能有效地减缓节点的死亡时间,大大延长网络寿命。 ...
策略路由是网络优化的常用方法。利用DynamipsGUI搭建网络环境,配置路由策略,模拟了报文大小分别为60、500和1800三种数据报文从路由器转发时,路由器根据路由策略将数据报文从不同路径转发的过程,实验结果与设计完全一致。 ...