Verilog 编写的网卡DM9000A的IP核,altera公司寄的DE2系统中的源程序核
上传时间: 2016-09-17
上传用户:AbuGe
Verilog 编写的ISP1362的控制器IP核,altera公司DE2系统中的源程序
上传时间: 2016-09-17
上传用户:稀世之宝039
网上收集的利用nios软核,使用isp1362芯片开发的u盘程序,有助于usb开发的理解和ufi协议的理解。已经验证,完全可用xp自带驱动。
上传时间: 2013-12-31
上传用户:王庆才
W.B.Gragg改进的解微分方程组的解法,为改进中点法,并给出解一个方程组得例子。
上传时间: 2016-09-20
上传用户:wangdean1101
利用Nios Ⅱ软核处理器,以Altera公司的UP3开发板为硬件平台,以Quartus II、Quartus ID为软件开发平台,设计一个电子钟,实现下列系统功能: (1)在液晶屏上显示时间、日期、状态提示; (2)利用4个按键对时间(时分秒)、日期(年月日)进行设置; (3)利用一个LED灯指示当前设置状态;
上传时间: 2014-01-10
上传用户:cx111111
电子测量技术 ELECTR0NIC MEASI瓜EMENT TECHN0L0GY 第29卷第3期 2006年6月 PS/2设备接口IP核设计 王 豪黄启俊常 胜 (武汉大学物理学院微电子与固体电子学实验室武汉430072) 摘要:用Verilog硬件描述语言实现了PS/2设备接口的II)核设计,详细描述了II)核的结构划分和各模块的 设计思想,并在FPGA上进行验证。结果表明此 核功能正确,可以方便地在SOPC系统中复用。
标签: ELECTR0NIC TECHN0L0GY MEASI EMENT
上传时间: 2014-11-18
上传用户:奇奇奔奔
SPI经典ip核 可以直接用于工程的开发和利用
上传时间: 2016-09-24
上传用户:英雄
DMA VHDL 设计IP核经常遇到大数据交换要用DMA,本IP核来自开源组织,免费开源版
上传时间: 2013-12-12
上传用户:lixinxiang
通过RS485端口不停地发送数据0xaa,用示波器观察RS485端口A、B信号线上的波形或者用RS485接收器接收发送的字符。
上传时间: 2013-12-26
上传用户:xcy122677
采用3D Bresenham算法在两点间划一直线 % This program is ported to MATLAB from: % B.Pendleton. line3d - 3D Bresenham s (a 3D line drawing algorithm) % ftp://ftp.isc.org/pub/usenet/comp.sources.unix/volume26/line3d, 1992 % % Which is referenced by: % Fischer, J., A. del Rio (2004). A Fast Method for Applying Rigid % Transformations to Volume Data, WSCG2004 Conference. % http://wscg.zcu.cz/wscg2004/Papers_2004_Short/M19.pdf
标签: Bresenham Pendleton program MATLAB
上传时间: 2013-12-10
上传用户:sz_hjbf