Hdl
共 1,574 篇文章
Hdl 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 1574 篇文章,持续更新中。
SDRAM读写控制器
verilog HDL 实现的SDRAM读写控制器。
实验条件
硬件平台:
ALTERA FPGA :CycloneEP1C12Q240C8N
SDRAM : hynix HY57V283220T-6
软件平台:Quartus II 6.0
verilog_VHDL实例
Verilog_HDL语言实例,由浅入深逐步理解Verilog_HDL语言规范、应用。
FPGA课件38
3.1.2HDL语言输入。。。。。。。。。。。。。。。。。。
HDL学习参考
关于HDL的学习参考,很有用,发出来给大家学习参考用
verilog hdl 那些事
对于verilog的时序编程的理解有很大帮助
verilog hdl 那些事 建模
对于verilog的建模有很大帮助,特别是初学者
八按键消抖控制LED亮灭
实现按键控制LED 亮灭。通过这个实验,掌握采用Verilog HDL 语言编程实
现按键控制LED 亮灭及按键消抖方法。
VERILOG
verilgo的学习书什么是Verilog HDL
Verilog HDL是一种用于数字逻辑电路设计的硬件描述语言(Hradware Description Language ),可以用来进行数字电路的仿真验证、时序分析、逻辑综合。
用Verilog HDL描述的电路设计就是该电路的Verilog HDL模型。
Verilog HDL 既是一种行为描述语言也是一种结构描述语言。
既可以
VerilogHDL华为入门教程
Verilog HDL 华为入门教程简单介绍HDL语言
快速入门
spi_master
使用Verilog HDL 语言实现SPI0 模式0的master模式,其中读、写操作都是低电平
fpga例程
介绍了一些基础的fpga的例子,主要利用verilog hdl 进行编写 ,对初学者有一定的利用价值
FPGA
1.1 EDA 技术及其发展
1.2 EDA 技术实现目标
1.3 硬件描述语言VHDL
1.4 VHDL 综合
1.5 基于VHDL 的自顶向下设计方法
1.3 EDA 技术的优势
1.3 EDA 的发展趋势
【习题】
第 2 章 EDA 设计流程及其工具
2.1 设计流程
2
VerilogHDL程序设计与实践
Verilog HDL语言的教材,有大量基于Xilinx FPGA的例程
rs(15,9)编码器
verilog HDL语言实现的rs编码器,可以扩展,只需做简单的修改
基于FPGA的32位除法器设计
Verilog HDL语言中虽然有除的运算指令,但是除运算符中的除数必须是2的幂,因此无法实现除数为任意整数的除法,很大程度上限制了它的使用领域。并且多数综合工具对于除运算指令不能综合出令人满意的结果,有些甚至不能给予综合。对于这种情况,一般使用相应的算法来实现除法,分为两类,基于减法操作和基于乘法操作的算法。[1]
sram的verilog HDL代码
sram的verilog的代码 欢迎下载
verilog Hdl
verilog hdl 教程,包括模块,实例等。入门级教材。
Verilog_HDL数字设计与综合
verilog基础教材
Indentify 1.1.60
Synplicity公司最新推出的一种验证工具,可以在FPGA工作时查看实际的节点信号,甚至可以像调试单片机一样,在HDL代码中设断点
Topweaver 1.1
提供了很好的频率合成方法一个很好用的HDL设计工具,能够自动将子模块聚合成一个顶层文件,DLL/PLL资源为我们提供了很好的频率合成方法。但是一些时候人们依然通过编写HDL代码来实现时钟的分频,以实现特殊的分频系数,可调节的占空比和其它DLL/PLL不容易实现的功能。