HDLC

共 103 篇文章
HDLC 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 103 篇文章,持续更新中。

一个hdlc的接受模块代码

一个hdlc的接受模块代码

HDLC FCS 源码 ,PIC C30

HDLC FCS 源码 ,PIC C30

HDLC链路层协议的CRC校验.HDLC使用16位CRC校验。使用的多项式是:x16+x12+x5+x0

HDLC链路层协议的CRC校验.HDLC使用16位CRC校验。使用的多项式是:x16+x12+x5+x0

COBS-consistent overhead byte stuffing

COBS-consistent overhead byte stuffing,一种串行通信字节流packetize的算法,在PPP和HDLC串行通信中均有用,笔者把它用在单片机串行通信程序中,非常成功。包中的两个工程阐释了算法原理。pdf文档进一步作了说明。

一个hdlc发送模块的编码

一个hdlc发送模块的编码

华为 Quidway 系列多协议路由器

华为 Quidway 系列多协议路由器,支持 PPP、FR、X25、SLIP、HDLC 等网络协议,用户可通过各种广域网线路接入 Internet 及互联互访。 路由器内置安全防火墙、NAT、RADIUS 安全认证,以及 CALL BACK 等多项互联安全防护功能;并通过 CA 认证协议的验证和 IPSec 隧道协议,在 Internet 上构建安全可靠的网络通道,基于硬件的数据加密,将保密数据加

单片机应用技术选编10

<P>单片机应用技术选编10 目录 第一章 专题论述<BR>1.1 嵌入式系统的技术发展和我们的机遇(2)<BR>1.2 一种新的电路设计和实现方法——进化硬件(8)<BR>1.3 从8/16位机到32位机的系统设计(13)<BR>1.4 混合SoC设计(18)<BR>1.5 AT24系列存储器数据串并转换接口的IP核设计(23)<BR>1.6 低能耗嵌入式系统的设计(28)<BR>1.7 嵌入式

str710系列的hdlc协议的通信

str710系列的hdlc协议的通信,在ADS平台上调试成功

MPC860初始化QMC在HDLC模式示例

MPC860初始化QMC在HDLC模式示例

RS-485串行总线接口标准以差分平衡方式传输信号

RS-485串行总线接口标准以差分平衡方式传输信号,具有很强的抗共模干扰的能力,允许一对双绞线上一个发送器驱动多个负载设备。工业现场控制系统中一般都采用该总线标准进行数据传输,而且一般采用RS-485串行总线接口标准的系统都使用8044芯片作为通信控制器或各分机的CPU。8044芯片内部集成了SDLC,HDLC等通信协议,并且集成了相应的硬件电路,通过硬件电路和标准协议的配合,使系统的通讯准确、可

H3C Router接入分册

01-接入分册<BR>&#8226; 01-ATM和DSL接口配置<BR>&#8226; 02-CPOS接口配置<BR>&#8226; 03-POS接口配置<BR>&#8226; 04-以太网接口配置<BR>&#8226; 05-WAN接口配置<BR>&#8226; 06-ATM配置<BR>&#8226; 07-DCC配置<BR>&#8226; 08-DLSW配置<BR>&#8226; 09-帧中

基于FPGA的多通道HDLC通信系统设计与实现

为了满足某测控平台的设计要求,设计并实现了基于FPGA的六通道HDLC并行通信系统。该系统以FPGA为核心,包括FPGA、DSP、485转换接口等部分。给出了系统的电路设计、关键模块及软件流程图。测试结果表明,系统通讯速度为1 Mb/s,并且工作稳定,目前该设计已经成功应用于某样机中。

tcp ip协议详解 中文版PDF

<p> 很多不同的厂家生产各种型号的计算机,它们运行完全不同的操作系统,但TCP.IP协议族允许它们互相进行通信。这一点很让人感到吃惊,因为它的作用已远远超出了起初的设想。T C P / I P起源于6 0年代末美国政府资助的一个分组交换网络研究项目,到9 0年代已发展成为计算机之间最常应用的组网形式。它是一个真正的开放系统,因为协议族的定义及其多种实现可以不用花钱或花很少的钱就可以公开地得到。

HDLC协议RS485总线控制器的FPGA实现

介绍了HDLC协议RS485总线控制器的FPGA实现<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-1202141500293J.jpg" style="width: 337px; height: 251px; " /><br />

用FPGA实现RS485通信接口芯片

<div> 在点对多点主从通信系统中,需要合适的接口形式和通信协议实现主站与各从站的信息交换。RS -485 接口是适合这种需求的一种标准接口形式。当选择主从多点同步通信方式时,工作过程与帧格式符合HDLC/SDLC协议。介绍了采用VHDL 语言在FPGA 上实现的以HDLC/ SDLC 协议控制为基础的RS - 485 通信接口芯片。实验表明,这种接口芯片操作简单、体积小、功耗低、可靠性高,极

HDLC协议RS485总线控制器的FPGA实现

介绍了HDLC协议RS485总线控制器的FPGA实现<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-1202141500293J.jpg" style="width: 337px; height: 251px; " /><br />

基于FPGA的多通道HDLC通信系统设计与实现

为了满足某测控平台的设计要求,设计并实现了基于FPGA的六通道HDLC并行通信系统。该系统以FPGA为核心,包括FPGA、DSP、485转换接口等部分。给出了系统的电路设计、关键模块及软件流程图。测试结果表明,系统通讯速度为1 Mb/s,并且工作稳定,目前该设计已经成功应用于某样机中。

采用Altera公司的FPGA芯片,在MAX+plus II软件平台上实现多路HDLC电路

采用Altera公司的FPGA芯片,在MAX+plus II软件平台上实现多路HDLC电路

基于ARM的高级数据链路控制规程研究

高级数据链路控制规程,是由ISO开发,面向比特的数据链路层协议,具有差错检测功能强大、高效和同步传输的等特点,是通信领域中应用最广泛的协议之一。随着大规模电路的集成度和工艺水平不断提高,ARM处理器上的高级数据链路控制器外设,几乎涵盖了HDLC规程常用的大部分子集。利用ARM芯片对HDLC通信过程进行控制,将具有成本低廉、灵活性好、便于扩展为操作系统下的应用程序等优点。本文在这一背景下,提出了在A

hdlc_receive_code.rar

hdlc帧接收器包含文件 设计代码测试代码综合脚步说明文档