搜索结果

找到约 10 项符合 GDF 的查询结果

其他 GE数据转换器ggfgfd gdf gdf gdf

GE数据转换器ggfgfd gdf gdf gdf
https://www.eeworm.com/dl/534/221810.html
下载: 169
查看: 1121

matlab例程 MATLAB 在数学建模中的应用 LDF,GDF,FDF错误的算法

MATLAB 在数学建模中的应用 LDF,GDF,FDF错误的算法
https://www.eeworm.com/dl/665/334670.html
下载: 33
查看: 1118

文件格式 格式为GDF

格式为GDF,遗传算法在大学排课问题中的应用,对毕业论文有很大的帮助,需要的请下载看吧,需要更多的资料请Q我365191126
https://www.eeworm.com/dl/639/473116.html
下载: 127
查看: 1035

VHDL/FPGA/Verilog PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿

PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF
https://www.eeworm.com/dl/663/131276.html
下载: 199
查看: 1281

VHDL/FPGA/Verilog PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛

PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF ...
https://www.eeworm.com/dl/663/137276.html
下载: 122
查看: 1094

VHDL/FPGA/Verilog 福州大学EDA选修课所有实验课程代码。VHDL语言描述(vhd)

福州大学EDA选修课所有实验课程代码。VHDL语言描述(vhd),以及电路图(gdf)
https://www.eeworm.com/dl/663/150153.html
下载: 193
查看: 1076

其他 基于MAXPLUS II 的软件设计

基于MAXPLUS II 的软件设计,这里面有几个小程序,用于VHDL的GDF设计,含有LED数码管的显示驱动程序,还有3选一,十选一程序。
https://www.eeworm.com/dl/534/223150.html
下载: 76
查看: 1048

VHDL/FPGA/Verilog 基于FLEX10K的频率计设计

基于FLEX10K的频率计设计,采用分层设计,顶层文件为GDF,其余为VHDL代码,有一定的参考价值。
https://www.eeworm.com/dl/663/296494.html
下载: 27
查看: 1070

VHDL/FPGA/Verilog 3-8译码器的仿真实验。本实验选用的仿真开发软件是MAX+plus II Version 9.3

3-8译码器的仿真实验。本实验选用的仿真开发软件是MAX+plus II Version 9.3,原理图源文件保存在MyProject目录中,为138decoder.gdf,另有我写的实验报告,呵呵,适合仿真入门
https://www.eeworm.com/dl/663/378663.html
下载: 179
查看: 1273

VHDL/FPGA/Verilog PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定

PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上; 顶层文件是PLL.GDF
https://www.eeworm.com/dl/663/469231.html
下载: 46
查看: 1099