基于FPGA的高速FIR数字滤波器设计
本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的性能要求选择窗函数、确...
本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的性能要求选择窗函数、确...
基于FPGA的FIR数字滤波器算法研究与设计实现...
·基于DSP—TMS320C5402的FIR数字滤波器设计及实现...
· 摘要: 随着数字技术的发展,数字滤波器的功能越来越受到人们的注意和广泛应用,它有精度高、灵活性大等突出特点.FIR数字滤波具有稳定性高,严格的线性相位,能用FFT算法实现等特点.通过FPGA实现FIR数字滤波具有实时性高、处理速度快、精度高的特点.文章先通过MatIab D...
· 摘要: 基于Matlab与DSP的语音信号FIR滤波,以TMS320VC5402为核心,在DES5402PP-U实验系统平台上实现.调试过程中,使用并口电缆将DES5402PP-U与PC机连接,并配置PC机并口使用0x0378端口.系统的CCS软件在XDS510仿真器和调试...