基于FPGA的伪随机码的设计
基于FPGA的伪随机码的设计,m序列发生器如果一个序列,一方面它是可以预先确定的,并且是可以重复地生产和复制的;一方面它又具有某种随机序列的随机特性(即统计特性),我们便称这种序列为伪随机序列。
FPGA(FieldProgrammableGateArray)是在PAL(可编程阵列逻辑)、GAL(通用阵列逻辑)等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。[1]
基于FPGA的伪随机码的设计,m序列发生器如果一个序列,一方面它是可以预先确定的,并且是可以重复地生产和复制的;一方面它又具有某种随机序列的随机特性(即统计特性),我们便称这种序列为伪随机序列。
该文档为AltiumDesigner基于FPGA嵌入式系统设计简介文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………