FPGA代码
共 32 篇文章
FPGA代码 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 32 篇文章,持续更新中。
计算器实现加减乘除
实现一个大整数的加减乘除的基本运算的源代码,能运行出结果。
nxp资料代码
恩智浦元器件丝印代码查询。ZXP公司资料
在AD9981上实现自动失调功能
<div>
AD9981是首款集成自动失调功能的显示电子器件(DEPL)。自动失调功能通过计算所需的失调设置来工作,从而在箝位期间产生给定的输出代码。当自动失调使能时(寄存器0x1B:5 = 1),寄存器0x0B-0x10的设置由自动失调电路用作期望的箝位代码(或目标代码),而非失调值。电路会在箝位后(但仍在“后肩”期间)输出代码和目标代码作比较,然后上调或下调失调以进行
MT-009 数据转换器代码——您能解译这些代码吗?
模数转换器(ADC)将模拟量——现实世界中绝大部分现象的特征——转换为数字语言,以便用于信息处理、计算、数据传输和控制系统。数模转换器(DAC)则用于将发送或存储的数据,或者数字处理的结果,再转换为现实世界的变量,以便控制、显示信息或进一步进行模拟处理
一种面向瞬时故障的容错技术的形式化方法
<span id="LbZY">软件发生瞬时故障时,可能会导致处理器状态改变,致使程序执行出现数据错误或者控制流错误。目前已有许多软件、硬件以及混合的解决方案,主要的方法是重复计算和检查副本的一致性。但是,生成正确的容错代码十分困难,而且几乎没有关于证明这些技术的正确性的研究。类型化汇编语言(TAL)是一种标准的程序安全性证明的方式。本文概述了一种面向瞬时故障的软硬结合的容错方法,以及对该方法的形
基于遗传算法的组合逻辑电路设计的FPGA实现
<p>
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">基于遗传算法的组合逻辑电路的自动设计,依据给出的真值表,利用遗传算法自动生成符合要求的组合逻辑电路。由于遗传算法本身固有的并行性,采用软件实现的方法在速度上往往受到本质是串行计算的计算机制约,因此采用硬件化设
用ADC0832设计的两路电压表
用ADC0832设计的两路电压表1 源代码
一种DDS任意波形发生器的ROM优化方法
<span style="color: rgb(102, 102, 102); font-family: 宋体, Arial, Helvetica, sans-serif; line-height: 25px;">提出了一种改进的基于直接频率合成技术(DDS)的任意波形发生器在现场可编程门阵列(FPGA)上的实现方法。首先将三角波、正弦波、方波和升/降锯齿波的波形数据写入片外存储器,当调用时再将相
基于FPGA的全新数字化PCM中频解调器设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">为了对中频PCM信号进行直接解调,提出一种全新的数字化PCM中频解调器的设计方法。在实现过程中,采用大规模的FPGA芯片对位帧同步器进行了融合,便于设备的集成化和小型化。这种新型的中频解调器比传统的基带解调器具有硬件成
基于选择进位32位加法器的硬件电路实现
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.99431800842285px;">为了缩短加法电路运行时间,提高FPGA运行效率,利用选择进位算法和差额分组算法用硬件电路实现32位加法器,差额分组中的加法单
基于FPGA的MSK调制器设计与实现
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">介绍了MSK信号的优点,并分析了其实现原理,提出一种MSK高性能数字调制器的FPGA实现方案;采用自顶向下的设计思想,将系统分成串/并变换器、差分编码器、数控振荡器、移相器、乘法电路和加法电路等6大模块,重点论述了串/
015、AD转换的c语言编程
atmega16单片机ad实验有源代码
纯数字FPGA数字变频技术的方案
FPGA数字变频技术的方案,可以和DSP配合使用。
基于DDFS的程控音频仪器测试信号源设计
<span id="LbZY">文中介绍一种基于DDFS(直接频率合成)技术的可编程音频仪器测试信号源设计。该系统采用单片机作为控制器,以FPGA(现场可编程门阵列)作为信号源的主要平台,利用DDFS技术产生一个按指数衰减的频率可调正弦衰减信号。测试结果表明,该系统产生的信号其幅度可以按指数规律衰减;其频率可以在1~4 KHz频率范围内按1 Hz步长步进。可以方便的用于测试音频仪器设备的放大和滤波
基于FPGA的DDC中CIC滤波器的设计
<span id="LbZY">文中基于多速率数字信号处理原理,设计了用于数字下变频技术的CIC抽取滤波器。通过分析CIC滤波器的原理及性能参数,利用MATLAB设计了符合系统要求的CIC滤波器,并通过FPGA实现了CIC滤波器的设计。</span><br />
<br />
基于System Generator的数字下变频设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">Xilinx公司推出的DSP设计开发工具System Generator是在Matlab环境中进行建模,是DSP高层系统设计与Xilinx FPGA之间实
基于CORDIC算法的高速ODDFS电路设计
<span id="LbZY">为了满足现代高速通信中频率快速转换的需求,基于坐标旋转数字计算(CORDIC,Coordinate Rotation Digital Computer)算法完成正交直接数字频率合成(ODDFS,Orthogonal Direct Digital Frequency Synthesizer)电路设计方案。采用MATLAB和Xilinx System Generator
基带成形滤波器的数字设计与实现
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; "> 根据基带成型滤波器的工作原理,文中设计出了一种基带成型滤波器的数字实现方案。该方案首先运用MATALB仿真工
用ADC0832调节频率输出
用ADC0832调节频率输出1 源代码
集成化图像控制引擎的研究与实现
随着半导体技术以及计算机软硬件技术的飞速发展,对于图像的显示和控制技术也呈现出越来越多的方式。文中介绍了一种基于NIOS II软核处理器实现对SD卡驱动与TFT-LCD控制的方法。在设计中利用FPGA的Altera的SOPC Builder定制NIOS II软核处理器及其与显示功能相关的模块来协同从SD卡读取JPEG格式的图片,经过FPGA解码处理显示于TFL-LCD上,并使用触摸控制实现图片的前