基于FPGA 的神经网络自整定PID控制器设计
本文基于FPGA(现场可编程门阵列)技术实现了改进的BP 网络自整定PID 控制器的设计。首先,采用MATLAB 设计控制器,针对特定被控对象模型,在闭环控制系统中通过改进的BP 网络算法训练神经网络
FPGA+programming技术资料下载专区,收录10,000份相关技术文档、开发源码、电路图纸等优质工程师资源,全部免费下载。
本文基于FPGA(现场可编程门阵列)技术实现了改进的BP 网络自整定PID 控制器的设计。首先,采用MATLAB 设计控制器,针对特定被控对象模型,在闭环控制系统中通过改进的BP 网络算法训练神经网络
RS码已经广泛地应用于通信系统、数字电视和计算机存储系统中,用来提高数据传输的可靠性。本文以DVB标准中定义的RS(204,188)译码器来进行设计。详细介绍了改进的欧几里德(ME)算法及以此算法为基础的RS译码器的设计与实现,采用了流水线...
介绍椭圆曲线密码系统和超椭圆曲线密码系统中的乘法模块,在现有的3种乘法算法基础上,设计乘法的硬件框图,并用VHDL语言加以实现,同时对其实现速度和芯片面积进行比较。实验结果表明,在4个不同乘法器的实现
This application note describes how toIn-System-Program (ISP) an AtmelFPGA Configuration mem
本文提出了一种用于雷达回波信号采集的高速数据采集系统。该系统实现了对数十兆赫的回波信号进行连续的采样和存储。系统通过FPGA控制数据连续采集、缓冲,通过PCI9056将缓冲区数据转移到硬盘管理卡,由硬
·摘要: 在双模信号处理和补偿装置的设计中,提出了一种高速、并行、多通道、可扩展的数据采集方案.该方案将FPGA映射到DSP EMIF的一段地址空间,用FPGA完成数模、模教转换芯片的时序控制和转换数据的缓存.DSP通过对FPG...
·摘要: 光栅地震检波器是基于光栅检测技术设计的一种新型数字传感器,基于单片机的光栅地震检波器信号处理速度较慢,现场可编程门阵列FPGA时钟频率高,内部延时小,硬件资源丰富,在控制数据采集、转换等方面有着单片机和DSP所无法比拟...