IEEE802.16接收机的MIMO检测模块的FPGA设计与实现
提出了一种采用现场可编程门阵列器件FPGA 实现802.16 接收端MIMO(多输入多输出)2×2 检测的方案。在C 语言平台对基于并行干扰消除的最小均方误差的算法进行研究和仿真后,使用Verilog
FPGA+development技术资料下载专区,收录10,000份相关技术文档、开发源码、电路图纸等优质工程师资源,全部免费下载。
提出了一种采用现场可编程门阵列器件FPGA 实现802.16 接收端MIMO(多输入多输出)2×2 检测的方案。在C 语言平台对基于并行干扰消除的最小均方误差的算法进行研究和仿真后,使用Verilog
本文重点对卫星定位系统的测距方法进行了分析与研究,并从时域和频域各提出了一种高精度的测距方法,然后对其进行了matlab 仿真。通过比较仿真结果,在FPGA 实现时选则了一种精度较高的方法——
数模转换器可以将一个二进制数字量转换成与该数字量成正比的电压值,可应用于可编程电压源、波形发生器等。本文采用数字化技术,用FPGA 实现了一个简单的一阶8 位Σ-Δ 型DAC,只占用几个CLB。FPG
本文基于FPGA(现场可编程门阵列)技术实现了改进的BP 网络自整定PID 控制器的设计。首先,采用MATLAB 设计控制器,针对特定被控对象模型,在闭环控制系统中通过改进的BP 网络算法训练神经网络
RS码已经广泛地应用于通信系统、数字电视和计算机存储系统中,用来提高数据传输的可靠性。本文以DVB标准中定义的RS(204,188)译码器来进行设计。详细介绍了改进的欧几里德(ME)算法及以此算法为基础的RS译码器的设计与实现,采用了流水线...
介绍椭圆曲线密码系统和超椭圆曲线密码系统中的乘法模块,在现有的3种乘法算法基础上,设计乘法的硬件框图,并用VHDL语言加以实现,同时对其实现速度和芯片面积进行比较。实验结果表明,在4个不同乘法器的实现
This application note describes how toIn-System-Program (ISP) an AtmelFPGA Configuration mem
本文提出了一种用于雷达回波信号采集的高速数据采集系统。该系统实现了对数十兆赫的回波信号进行连续的采样和存储。系统通过FPGA控制数据连续采集、缓冲,通过PCI9056将缓冲区数据转移到硬盘管理卡,由硬