FIFO

共 828 篇文章
FIFO 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 828 篇文章,持续更新中。

基于FPGA的FIFO设计

verliog FIFO 基于FPGA的fifo设计

AN3109

在STM32F10x微控制器中使用DMA和DMA超时模拟通信外设的FIFO<br> (Communication peripheral FIFO emulation with DMA and DMA timeout in STM32F10x microcontrollers)

Flash块的控制存取以及FIFO

实现NAND Flash块的控制存取以及同步的FIFO的控制

电子管功放

非常好的电路DAC TDA1541 FIFO解码器

单片机的超高速宽带数据采集系统

本文介绍了一种频率高达100MHz的数据采集系统.为了扩展输入信号的频带范围,采样频率依据输入信号的频段而变化,系统控制部分由89C2051单片机和PC机联合完成,存储器采用高速FIFO,PC机接口采用增强型并行端口EPP.

HS-3282 DataSheet

The HS-3282 is a high performance CMOS bus interface circuit that is intended to meet the requirements of ARINC Specification 429, and similar encoded, time multiplexed serial data protocols. This

LPC1788 PDF

恩智浦Cortex-m3 LPC1788内集成有LCD接口自带DMA控制器,可以不依赖CPU和其他系统功能而独立工作;内置的FIFO可作为显示数据的缓冲器,在提供系统时序灵活性的同时,其硬指针支持还可进一步减少显示所需的CPU时间。 LPC1788微控制器还支持超扭曲向列(STN)和薄膜晶体管(TFT)图像显示面板,像素最高达1024×768像素,同时支持单色和最高24位真彩色。

EasyFPGA060 同步FIFO实验

EasyFPGA060 同步FIFO实验

基于FPGA的微小型导航计算机数据采集系统设计

·&nbsp;摘要:&nbsp; 提出了以高性能DSP为核心,由FPGA构成主要外部输入输出接口的导航计算机方案,并重点对由FPGA构成的ADC采样控制器进行了设计.处理器DSP只需通过EMIF接口访问FPGA中的FIFO即可进行数据接收.FPGA设计采用VHDL语言描述,并利用Quartus2 4.0对设计方案进行了仿真,仿真结果表明该设计是有效的.同时,本文也简述了DSP和FPGA接口的软硬件

软FIFO在多DSP间通信中的应用

·摘要:&nbsp; 随着数字信息的发展,对数据处理能力的要求日益提高,越来越多地需要利用多个DSP协调工作.该文提出一种利用软FIFO实现多个DSP间的高速通信的方案,并进行了仿真试验.仿真结果表明该方案是可行有效的.&nbsp;&nbsp;

DSP控制卡在高速数控雕铣机中的研究实现

·摘要:&nbsp; 分析了传统数控雕铣机运动控制系统的缺陷,针对基于DSP+FPGA运动控制卡的特点,开发了一种高速度、高精度、高效率和高可靠性的数控雕铣机运动控制系统.同时将伺服驱动脉冲发生模块、码盘反馈信号处理模块、插补命令FIFO缓冲区、辅助命令FIFO缓冲区、状态缓冲区、DSP外部扩展存储区都集成在一块FPGA芯片上,这样大大地减少了外围电路的设计工作量,并增强了系统的可靠性和稳定性.该

新型空间有效载荷控制器接口设计

·&nbsp;摘要:&nbsp; 基于新型空间有效载荷数据吞吐量大、运动控制精度高与低功耗、轻量化之间的矛盾,采用内部自带DMA控制器的DSP芯片加FreeRAM型FPGA器件构建控制器平台、AQBISS接口电场编码器作为位置反馈元件,并研制了试验样机.样机性能测试结果表明.使用DSP片内DMA控制器从FPGA片内FIFO读取数据,CPU占用率降低至20%;应用MxN排序搜索算法计算编码器绝对位置

TMS320F2812在电力系统测频装置中的应用

·摘要:&nbsp; 提出了一种基于数字信号处理器器(DSP)的测频方法,用于测量电网频率.与传统的单片机、PLC测频装置相比,其硬件电路简单而且测频精度较高,为测频装置的设计和实现带来了方便.为提高测频装置的实时性,还采取了修改DSP的事件管理器FIFO参数的方法,使测得的电网频率具有更好的实时性.

简单sdram控制verilog源码

简单的sdram操作,采用状态机实现,加入FIFO进行异步时钟数据传输

异步FIFO国外经典教程

异步FIFO国外经典教程,包含两篇重量级文献

DSP集成电路设计

Digital signal processor is a new type of structure and high—performance microprocessors, especially suitable for signal processing,communications,voice processing,image/graphics, military,instrumen

实时图像采集系统的DMA通道设计

·摘要:&nbsp; 将数字图像数据实时传送到DSP系统中进行处理,可采用多种方法完成;为了保证数字图像数据采集和处理的实时性,提出-种利用FPGA和一定容量的SRAM的DMA实现方法,通过以状态机为核心的逻辑控制实现一种大容量的组合式的FIFO作为DMA与外部数据传输的通道,整个通道通过DSP的EMIF接口实现与DMA控制器无缝接口,提高了DSP与外部数据交换的速度,适用于DSP和FPGA为主要

期刊论文:ADSP-TS101外部总线接口技术

·论文摘要:ADSP-TS101是ADI公司新一代高性能浮点DSP,开始应用在高速数据采集和处理系统中。TS101外部总线接口可编程,方便和各种总线外设接口。本文结合TS101与同步FIFO、SDRAM和FPGA的接口实例,介绍了TS101的接口技术,可作为基于TigerSHARC系列DSP的应用系统设计参考。

基于DSP数字水准仪采集处理系统研究

·&nbsp;摘要:&nbsp; 介绍了数字水准仪数据采集和处理系统的原理与设计,设计一种基于定点DSP TMS320VC5402的信号采集与处理系统,该系统应用了美国德州仪器(TI)公司生产的8位半闪速结构模数转换器,采用FIFO技术进行缓存,CPLD实现控制逻辑,EZ-USB外围接口器件实现串行通信.并介绍了系统的硬件结构和软件编程思想及实现方法.实践证明了该方案的可行性.&nbsp;&nbs

实时视频处理系统的乒乓缓存控制器设计

·&nbsp;摘要:&nbsp; 实时视频数据处理系统中,乒乓缓存结构是协调数据传输和处理速度的必要环节,其核心是乒乓缓存控制器.本文比较了FIFO、双口RAM和乒乓缓存结构3种数据缓冲电路的优缺点;讨论乒乓缓冲控制器的结构和原理;应用 FPGA设计,给出逻辑仿真.实验结果表明,该设计可广泛应用于实时视频数据的无缝缓冲和高速处理系统,提高系统效率.&nbsp;&nbsp;