随着电力电子技术的迅速发展,双向DC/DC变换器的应用日益广泛。尤其是软开关技术的出现,使双向DC/DC变换器不断朝着高效化、小型化、高频化和高性能化的方向发展,软开关技术的应用可以降低双向DC/DC变换器的开关损耗,提高变换器的工作效率,为变换器的高频化提供可能性,从而减小变换器的体积,提高变换器的动态性能。双向DC/DC变换器在直流不停电电源系统、航空电源系统、电动汽车等车载电源系统、直流功率放大器以及蓄电池储能等场合都得到了广泛的应用。 本论文首先在研究硬开关的缺陷上,提出软开关技术;然后在研究双向DC/DC变换器的基本工作原理的基础上,对双向DC/DC变换器的应用及软开关双向DC/DC变换器的几种拓扑结构进一步阐述;把软开关技术和双向DC/DC变换器技术有机地结合在一起,提出一种新型的双向DC/DC变换器的拓扑结构。该双向DC/DC变换器的降压变换电路采用移相控制ZVSPWMDC/DC变换器;升压变换电路采用Boost升压和推挽式升压两种变换器相结合的两级升压的新型变换器。 在分别对移相控制ZVSPWMDC/DC变换器和Boost推挽式DC/DC变换器的工作原理进行分析研究的基础上,使用PSpice9.2计算机仿真软件对变换器的主电路进行仿真和分析,验证该新型双向DC/DC变换器的拓扑结构设计的正确性和可行性。
上传时间: 2013-04-24
上传用户:2525775
应用于煤矿、石化等易燃易爆环境的电子设备必须满足防爆的要求,本质安全型是最佳的防爆形式。本质安全型开关电源具有重量轻、体积小、制造工艺简单、成本低、安全性能高等优点,因而具有广阔的发展前景。单端反激变换器是开关变换器的一种基本的拓扑结构,在实际中应用比较广泛,因此对单端反激变换器进行本质安全特性分析是本质安全开关电源设计的重要基础。本质安全型开关变换器的设计,主要是对变换器中的储能元件进行设计,即变换器中的电感和输出滤波电容进行设计。 本文对变换器的静态特性进行了深入分析,指出反激变换器存在三种工作模式:CISM-CCM、IISM-CCM和DCM:得出了变换器工作在整个动态范围内的最大输出纹波电压、最大电感电流和最大输出短路释放能量。对单端反激变换器的本质安全特性进行了分析,得出输出本质安全型单端反激变换器的非爆炸判断方法,并通过安全火花试验装置对变换器进行爆炸性试验,验证了输出本安判据的正确性。得出输出本质安全型单端反激变换器的设计方法,以同时满足输出纹波电压和输出本安要求作为约束条件,得到了本质安全型单端反激变换器电感、电容参数的设计范围。给出了具体实例,并进行仿真和试验研究,仿真和实验结果验证了理论分析的正确性和设计方法的可行性。
上传时间: 2013-06-25
上传用户:水中浮云
随着信息技术的发展,通信和计算机等领域的DC/DC电源变换技术在电源行业占有很重要的市场。为了能满足电源系统良好的性能和可靠性,分布电源系统(DPS)被广泛应用于电信、计算机等领域。DPS具有模块化,可靠性和维护性等优点。 本文讨论了软开关技术的种类和发展趋势,介绍了三种传统的软开关谐振变换器,通过理论分析和仿真,总结了三种传统谐振变换器的优缺点。在此基础上,设计了一种新型的LLC串联谐振变换器。此变换器可实现原边开关管在零电压条件下开通、输出端的整流管零电流条件下关断,因而可实现极高的转换效率。由于电路充分地利用了变压器的励磁电感和开关管的寄生参数,可使变换器在宽输入电压范围和全负载下实现软开关。此外,利用变压器漏感和功率MOS管的寄生电容进行谐振,可有效地降低输出整流管的电压应力,提高抗EMI的性能。因此,在相同的设计规格下,LLC谐振变换器可以选取电压和电流等较低的功率开关管和整流二极管,进而减小开发成本。 结合PSPICE仿真和实验调试,论文详细介绍了LLC串联谐振变换器工作原理,详细讨论了谐振参数、输入电压和负载对变换器性能的影响;根据参数设计步骤和特性分析,设计了LLC串联谐振变换器各组成电路;最后设计了24V/8A-200KHz的DC/DC电源模块,通过实验,其结果验证了该拓扑在全负载下均能实现软开关,效率高等良好特性。
上传时间: 2013-05-20
上传用户:dialouch
近些年来,随着电力电子技术的发展,电力电子系统集成受到越来越多的关注,其中标准化模块的串并联技术成为研究热点之一。输入并联输出串联型(Input-Parallel and Output-Series,IPOS)组合变换器适用于大功率高输出电压的场合。 要保证IPOS组合变换器正常工作,必须保证其各模块的输出电压均衡。本文首先揭示了IPOS组合变换器中每个模块输入电流均分和输出电压均分之间的关系,在此基础上提出一种输出均压控制方案,该方案对系统输出电压调节没有影响。选择移相控制全桥(Full-Bridge,FB)变换器作为基本模块,对n个全桥模块组成的IPOS组合变换器建立小信号数学模型,推导出采用输出均压控制方案的IPOS-FB系统的数学模型,该模型证明各模块输出均压闭环不影响系统输出电压闭环的调节,给出了模块输出均压闭环和系统输出电压闭环的补偿网络参数设计。对于IPOS组合变换器,采用交错控制,由于电流纹波抵消效应,输入滤波电容容量可大大减小;由于电压纹波抵消作用,在相同的系统输出电压纹波下,各模块的输出滤波电容可大大减小,由此可以提高变换器的功率密度。 根据所提出的输出均压控制策略,在实验室研制了一台由两个1kW全桥模块组成的IPOS-FB原理样机,每个模块输入电压为270V,输出电压为180V。并进行了仿真和实验验证,结果均表明本控制方案是正确有效的。
上传时间: 2013-06-17
上传用户:cwyd0822
高压直流电源广泛应用于医用X射线机,工业静电除尘器等设备。传统的工频高压直流电源体积大、重量重、变换效率低、动态性能差,这些缺点限制了它的进一步应用。而高频高压直流电源克服了前者的缺点,已成为高压大功率电源的发展趋势。本文对应用在高输出电压大功率场合的开关电源进行研究,对主电路拓扑、控制策略、工艺结构等方面做出详细讨论,提出实现方案。 高压变压器由于匝比很大,呈现出较大的寄生参数,如漏感和分布电容,若直接应用在PWM变换器中,漏感的存在会产生较高的电压尖峰,损坏功率器件,分布电容的存在会使变换器有较大的环流,降低了变换器的效率。本文选用具有电容型滤波器的LCC谐振变换器为主电路拓扑,它可以利用高压变压器中漏感和分布电容作为谐振元件,减少了元件的数量,从而减小了变换器的体积。 LCC谐振变换器采用变频控制策略,可以工作在电感电流连续模式(CCM)和电感电流断续模式(DCM),本文对这两种工作模式进行详细讨论。针对CCM下的LCC谐振变换器,本文分析其工作原理,用基波近似法推导出变换器的稳态模型,给出一种详尽的设计方法,可以保证所有开关管在全负载范围内实现零电压开关,减小电流应力和开关频率的变化范围,并进行仿真验证。基于该变换器,研制出输出电压为41kV,功率为23kW的高频高压电源,实验结果验证了分析与设计的正确性。 针对DCM下的LCC谐振变换器,本文分析其工作原理,该变换器可以实现零电流开关,有效地减小IGBT拖尾电流造成的关断损耗。论文通过电路状态方程推导出变换器的电压传输比特性,在此基础上对主电路参数进行设计,并进行仿真验证。基于该变换器,研制出输出电压为66kV,功率为72kW的高频高压电源,实验结果表明了方案的可行性。
上传时间: 2013-04-24
上传用户:edrtbme
随着通讯技术和电力系统的发展,对通讯用电源和电力操作电源的性能、重量、体积、效率和可靠性都提出了更高的要求。而应用于中大功率场合的全桥变换器与软开关的结合解决了这一问题。因此,对其进行研究设计具有十分重要的意义。 首先,论文阐述PWM DC/DC变换器的软开关技术,且根据移相控制PWM全桥变换器的主电路拓扑结构,选定适合于本论文的零电压开关软开关技术的电路拓扑,并对其基本工作原理进行阐述,同时给出ZVS软开关的实现策略。 其次,对选定的主电路拓扑结构进行电路设计,给出主电路中各参量的设计及参数的计算方法,包括输入、输出整流桥及逆变桥的器件的选型,输入整流滤波电路的参数设计、高频变压器及谐振电感的参数设计以及输出整流滤波电路的参数设计。 然后,论述移相控制电路的形成,对移相控制芯片进行选择,同时对移相控制芯片UC3875进行详细的分析和设计。对主功率管MOSFET的驱动电路进行分析和设计。 最后,基于理论计算,对系统主电路进行仿真,研究其各部分设计的参数是否合乎实际电路。搭建移相控制ZV SDC/DC全桥变换器的实验平台,在系统实验平台上做了大量的实验。 实验结果表明,论文所设计的DC/DC变换器能很好的实现软开关,提高效率,使输出电压得到稳定控制,最后通过调整移相控制电路,可实现直流输出的宽范围调整,具有很好的工程实用价值。
上传时间: 2013-08-04
上传用户:zklh8989
近年来,语音识别研究大部分集中在算法设计和改进等方面,而随着半导体技术的高速发展,集成电路规模的不断增大与各种研发技术水平的不断提高,新的硬件平台的推出,语音识别实现平台有了更多的选择。语音识别技术在与DSP、FPGA、ASIC等器件为平台的嵌入式系统结合后,逐渐向实用化、小型化方向发展。 本课题通过对现有各种语音特征参数与孤立词语音识别模型进行研究的基础上,重点探索基于动态时间规整算法的DTW模型在孤立词语音识别领域的应用,并结合基于FPGA的SOPC系统,在嵌入式平台上实现具有较好精度与速度的孤立词语音识别系统。 本系统整体设计基于DE2开发平台,采用基于Nios II的SOPC技术。采用这种解决方案的优点是实现了片上系统,减少了系统的物理体积和总体功耗;同时系统控制核心都在FPGA内部实现,可以极为方便地更新和升级系统,大大地提高了系统的通用性和可维护性。 此外,由于本系统需要大量的高速数据运算,在设计中作者充分利用了Cyclone II芯片的丰富的硬件乘法器,实现了语音信号的端点检测模块,FFT快速傅立叶变换模块,DCT离散余弦变换模块等硬件设计模块。为了提高系统的整体性能,作者充分利用了FPGA的高速并行的优势,以及配套开发环境中的Avalon总线自定义硬件外设,使系统处理数字信号的能力大大提高,其性能优于传统的微控制器和普通DSP芯片。 本论文主要包含了以下几个方面: (1)结合ALTERA CYCLONE II芯片的特点,确定了基于FPGA语音识别系统的总体设计,在此基础上进行了系统的软硬件的选择和设计。 (2)自主设计了纯硬件描述语言的驱动电路设计,完成了高速语音采集的工作,并且对存储数据芯片SRAM中的原始语音数据进行提取导入MATLAB平台测试数据的正确性。整个程序测试的方式对系统的模块测试起到重要的作用。 (3)完成高速定点256点的FFT模块的设计,此模块是系统成败的关键,实现高速实时的运算。 (4)结合SOPC的特性,设计了人机友好接口,如LCD显示屏的提示反馈信息等等,以及利用ALTERA提供的一些驱动接口设计完成用户定制的系统。 (5)进行了整体系统测试,系统可以较稳定地实现实时处理的目的,具有一定的市场潜在价值。
上传时间: 2013-05-23
上传用户:ABCD_ABCD
现代数字信号处理对实时性提出了很高的要求,当最快的数字信号处理器(DSP)仍无法达到速度要求时,唯一的选择是增加处理器的数目,或采用客户定制的门阵列产品。随着可编程逻辑器件技术的发展,具有强大并行处理能力的现场可编程门阵列(FPGA)在成本、性能、体积等方面都显示出了优势。本文以此为背景,研究了基于FPGA的快速傅立叶变换、数字滤波、相关运算等数字信号处理算法的高效实现。 首先,针对图像声纳实时性的要求和FPGA片内资源的限制,设计了级联和并行递归两种结构的FFT处理器。文中详细讨论了利用流水线技术和并行处理技术提高FFT处理器运算速度的方法,并针对蝶形运算的特点提出了一些优化和改进措施。 其次,分析了具有相同结构的数字滤波和相关运算的特点,采用了有乘法器和无乘法器两种结构实现乘累加(MAC)运算。无乘法器结构采用分布式算法(DA),将乘法运算转化为FPGA易于实现的查表和移位累加操作,显著提高了运算效率。此外,还对相关运算的时域多MAC方法及频域FFT方法进行了研究。 最后,完成了图像声纳预处理模块。在一片EP2S60上实现了对160路信号的接收、滤波、正交变换以及发送等处理。实验表明,本论文所有算法均达到了设计要求。
上传时间: 2013-06-09
上传用户:zgu489
本课题深入分析了GPS软件接收机基于FFT并行捕获算法并详细阐述了其FPGA的实现。相比于其它的捕获方案,该方案更好地满足了信号处理实时性的要求。 论文的主体部分首先简单分析了扩频通信系统的基本原理,介绍了GPS系统的组成,详细阐述了GPS信号的特点,并根据GPS信号的组成特点介绍了接收机的体系结构。其次,通过对GPS接收机信号捕获方案的深入研究,确定了捕获速度快且实现复杂度不是很高的基于FFT的并行捕获方案,并对该方案提出了几点改进的措施,根据前面的分析,提出了系统的实现方案,利用MATLAB对该系统进行仿真,仿真的结果充分的验证了方案的可行性。接着,对于捕获环节中的核心部分—FFT处理器,设计中没有采用ALTERA提供的IP核,独立设计实现了基于FPGA的FFT处理器,并通过对一组数据在MATLAB中运算得到结果和FPGA输出结果相对比,可以验证该FFT处理器的正确性。再次重点分析了GPS接收机并行捕获部分的FPGA具体实现,通过捕获的FPGA时序仿真波形,证明了该系统已经能成功地捕获到GPS信号。最后,对全文整个研究工作进行总结,并指出以后继续研究的方向。 本课题虽然是对于GPS接收机的研究,但其原理与GALILEO、北斗等导航系统的接收机相近,因此该课题的研究对我国卫星导航事业的发展起到了积极的推动作用。
上传时间: 2013-08-06
上传用户:青春123
H.264/AVC是由国际电信联合会的视频专家组和国际标准化组织的运动图像专家组组成的联合视频小组制定的下一代视频压缩标准。新标准采用了一些先进算法,因此具有优异的压缩性能和极好的网络亲和性,满足低码率情况下的高质量视频的传输。 H.264/AVC采用的先进算法包括多模式帧间预测、1/4像素精度预测、整数变换量化、去方块滤波和熵编码。本论文着重对整数变换与量化、去方块滤波做了研究。整数变换是一种只有加法和移位的运算,量化可以通过查表和乘法操作就可以完成,避免了反变换的时候失配问题,没有精度损失;去方块滤波是一种用来去除低码率情况下的每个宏块的块效应,提高了解码图像的外观。 本文主要从算法研究和硬件实现两方面着手,在算法研究方面设计了一个可视化测试软件,在硬件实现方面主要对整数变换、量化和去方块滤波做了研究和实现。视频压缩技术的关键在于视频压缩算法及其芯片的实现,FPGA可重复使用,设计修改灵活,片内资源丰富,具备DSP模块等优势。在本论文的目标实现部分模块FPGA的硬件设计,用Verilog完成了关键部分的设计。首先简要介绍了视频压缩基本原理,常用视频压缩标准及其特性以及国内外的研究动态,并对H.264标准基本档次所涉及的核心技术进行了详细介绍,两种分层结构分别讨论。其次在掌握了H.264.算法及编解码流程的基础上,设计了基于H.264编解码的可视化软件平台。然后详细介绍了整数变换、量化、反变换和反量化核心模块的设计和实现,并在Altera的软件和开发板上进行了仿真验证;对去方块滤波算法做了软件研究测试,并给出了一种改进的硬件整体结构设计。最后,对全文工作进行了总结和对未来研究工作做了展望。我在课题中所做的主要工作有: 1.查阅相关文献,熟悉H.264.标准及整数变换、量化和去方块滤波等算法。 2.用VC++完成了基于H.264编解码的可视化软件平台设计。 3.用Verilog完成了整数变换量化、反变换反量化模块FPGA设计与验证。 4.去方块滤波器的算法研究、仿真和硬件整体结构设计。
上传时间: 2013-04-24
上传用户:lanjisu111