一些设用vhdl设计ram的资料,请下载看看吧
上传时间: 2017-05-22
上传用户:wyc199288
PCF8583带RAM的时钟芯片中文资料
上传时间: 2017-05-23
上传用户:aappkkee
Generate Possion Dis. step1:Generate a random number between [0,1] step2:Let u=F(x)=1-[(1/e)x] step3:Slove x=1/F(u) step4:Repeat Step1~Step3 by using different u,you can get x1,x2,x3,...,xn step5:If the first packet was generated at time [0], than the second packet will be generated at time [0+x1],The third packet will be generated at time [0+x1+x2], and so on …. Random-number generation 1.static method random from class Math -Returns doubles in the range 0.0 <= x < 1.0 2.class Random from package java.util -Can produce pseudorandom boolean, byte, float, double, int, long and Gaussian values -Is seeded with the current time of day to generate different sequences of numbers each time the program executes
标签: Generate Possion between random
上传时间: 2017-05-25
上传用户:bibirnovis
Example of Testing RAM
上传时间: 2017-05-26
上传用户:fanboynet
异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,使得整个系统可靠性高和抗干扰能力强,系统可以工作在读写时钟频率漂移达到正负300PPM的恶劣环境。并且由于采用了模块化结构,使得系统具有良好的可扩充性。
上传时间: 2017-05-27
上传用户:xinzhch
fm1808中文资料 描述 FM1808是用先进的铁电技术制造的 256K位的非易失性的记忆体 铁电随机 存储器 FRAM 是一种具有非易失 性 并且可以象RAM一样快速读写 但 它没有BBSRAM模组系统的设计复杂 性 缺点和相关的可靠性问题 数据在 掉电可以保存10年 高速写以及高擦写 次数使得它比EEPROM或其他非易失性 存储器可靠性更高 系统更简单
上传时间: 2014-01-11
上传用户:zhangjinzj
Actel双端口存储;通过串口发送数据初始化RAM,然后通过串口返回到上位机的串口调试程序显示
上传时间: 2014-01-21
上传用户:蠢蠢66
induction machine closed loor v/f control simulink model
标签: induction simulink control machine
上传时间: 2014-01-22
上传用户:x4587
closed loop rotor v/f control of induction machine - simulink model
标签: induction simulink control machine
上传时间: 2014-01-16
上传用户:咔乐坞
用SmartGen 生成一个2k*8 Dual Port RAM,并通过串口发送数据初始化RAM。然后通过串口返回到上位机的串口调试程序显示。
上传时间: 2017-05-28
上传用户:z1191176801