虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

DDR2

  • TI达芬奇dm644x各硬件模块测试代码

    TI达芬奇dm644x各硬件模块测试代码,包括nor flash、nand flsh、DDR2 ram、video loop back等。

    标签: 644x 644 dm 达芬奇

    上传时间: 2017-09-16

    上传用户:jichenxi0730

  • 硕士论文:基于FPGA的PCIE数据采集卡设计

    广东工业大学硕士学位论文 (工学硕士) 基于FPGA的PCIE数据采集卡设计数据采集处理技术与传感器技术、信号处理技术和PC机技术共同构成检测 技术的基础,其中数据采集处理技术作为实现自动化检测的前提,在整个数字化 系统中处于尤为重要的地位。对于核磁共振这样复杂的系统设备,实现自动化测 试显得尤为必要,又因为核磁共振成像系统的特殊性,对数据的采集有特殊要求, 需要根据各种脉冲序列的不同要求设置采样点数和采样间隔,根据待采信号的不 同带宽来设置采样率,将系统成像的数据采集下来进行处理,最后重建图像和显 示。因此本文基于现有的采集技术开发专门应用于核磁共振成像的数据采集卡。 该采集卡从软件与硬件两个方面对基于FPGA的PCIE数据采集卡进行了研 究,并完成了实物设计。软件方面以FPGA为核心芯片完成数据采集卡的接口控 制以及数据处理。通过Altera的GXB IP核对数据进行捕捉,同时根据实际需要 设计了传输协议,由数据处理模块将捕捉到的数据通过CIC滤波器进行抽取滤 波,然后将信号存入DDR2 SDRAM存储芯片中。在传输接口设计上采用PCIE 总线接口的数据传输模式,并利用FPGA的IP核资源完成接口的逻辑控制。 硬件部分分为FPGA外围配置电路、DDR2接口电路、PCIE接口电路等模 块。该采集卡硬件系统由Flash对FPGA进行初始化,通过FPGA配置PCIE总 线,根据FPGA中PCIE通道引脚的要求进行布局布线。DDR2接口电路模块依 据DDR2芯片驱动和接收端的电平标准、端接方式确定DDR2与FPGA之间通 信的各信号走线。针对各个模块接口电路的特点分别进行眼图测试,分析了板卡 的通信质量,对整个原理图布局进行了设计优化。 通过测试,该数据采集卡实现了通过CPLD对FPGA进行加载,并在FPGA 内部实现了抽取滤波等高速数字信号处理,各种接IsI和控制逻辑以及通过大容量 的DDR2 SDRAM缓存各种数据处理结果正确。经系统成像,该采集卡采集下来 的数字信息可通过图像重建准确成像,为核磁共振成像系统的工程实现打下了良 好的成像基础。 

    标签: 核磁共振 信号处理 FPGA PCIE DDR2

    上传时间: 2022-06-21

    上传用户:fliang

  • Atmel芯片9X25的Linux调试笔记—ARM进阶之路

    Atmel芯片的LINUX菜鸟调试之路目标很明确:1.先直接下载官方的.Bin文件运行,看运行效果2.自己编译官方源码,得到.bin文件运行,看运行效果是否和官方的.bin文件一致。3.可以自行修改官方源码,得到自己设计板子的.bin文件并运行成功。其中bootstrap对于VXworks同样适用如果是自己做的板子,那么就直接从本文档的第二个阶段开始看即可。首先拥有一块Atmel的开发板,开发板一般可以向厂家申请(没有开发板也行,只要你有Atmel的任意一款,自己设计的也可以,可以运行操作系统的板子,例如9260,9200,9625,9G45,9X25等等都行,方法都一样),此处使用的是AT91SAM9X5-EK,开发板的主CPU是AT91SAM9X25。板子是Atmel官方提供的。要调试板子需要一些对应的软件环境。1CPU核心板可以贴SAM9G15,SAM9G25,SAM9G35,SAM9×25,SAM9X35等几个PlIN-TO-PIN的片子,他们的管脚PCB封装兼容2频率CPU为400MHZ,总线133MHZ3晶振时钟晶振12MHZ,32.768KHZ4RAM用的是1Gbit=1204/8=128MB的(DDR2)(miro 美光1.8V的MT47H64M16HR,16位的64M*16bit/8=128MB)5NAND用的是2Gbit=2048/8=256MB的FLASH(miro美光3.3V的MT29F2G08AAD,8位的)6Dataflash SPl的Dataflash是32Mbits=32/8=4MB的7EEPROM EEPROM是512Kbits是512/8=64KB的

    标签: atmel linux arm

    上传时间: 2022-07-24

    上传用户:

  • CYCLONE IV 兼容黑金开发板AC4075

    DDR3等长处理,LVDS差分线等长处理,完整的地平面,足够的电源去耦电容,核心板尺寸6CMx6CM!FPGA型号:EP4CE75F23C8DDR2:两片DDR2 2GBitsFLASH:64MBits预留IO:168个单端IOLVDS:可以配置为支持该协议USB接口:可以直接和主机进行USB数据通讯NIOS处理器:可以通过软核设计支持运行LINUX 操作系统,或者运行NIOS SDKALONE程序

    标签: cyclone iv 兼容 黑金 开发板 ac4075

    上传时间: 2022-07-25

    上传用户:

  • 超实用【2-16层】高速PCB设计案例分享(原理图 PCB文件)

    8层全志A80BOX高清机顶盒AXT530124+EMMC-BGA169+AXP806原理图+PCB 8层飞思卡尔I.MX6x智能家居控制主板MAX8903C+WM8962+MT41K128M16JT 6层瑞芯微RK3288平板方案DSN+BRD 6层安霸A7LA30方案行车记录仪原理图和PCB文档 6层Rockchip_Wireless_HDMI_presentation的pcb+原理图下载 6层HI3531海思最新最全的硬件设计资料整合包含芯片手册,SCH和PCB 4层使用AM8252B做的带WiFi-HDMI功能的手机互联原理图和PCB 4层海思HI3535网络硬盘录像机PBGA563+QFN64+BGA96+原理图+PCB文件 4层MT7620A智能路由器(小米同款)原理图和PCB文件分享下载 2层STM32F107智能家居主板IR0038+SPX1117M3-3.3+CH340G+MOC3063原理图+PCB文件 2层LCD12864万年历(带原理图和PCB) 2层ESP8266系统板+CH340G+LM1117-V33+原理图+PCB文件分享下载 16层官方Xilinx Kintex UltraScale FPGA KCU105+4片DDR4分享下载 14层美高森美SmartFusion2 SOC FPGA开发板FT4232H+TPS51200+USB3340+原理图+PCB 14层高速板sch和brd文件下载 12层altera的5片DDR2组成72数据位宽 10层英特尔x86atom电脑主板BAYTRAIL+ISL95837HRZ-T+RTL8111GS原理图与PCB文件

    标签: 实用电工

    上传时间: 2013-04-15

    上传用户:eeworm