·摘要: DDB SDRAM使用双倍数据速率结构,它能获得比SDRAM更高的性能.DDR SDRAM需要特定的DDB控制器才能完成与DSP、FPGA之间的通信.由于Xilinx VirtexTM-4系列FPGA具备ChipSync源同步技术等优势,本设计采用它来实现DDRSDRAM控制器.该DDR SDRAM控制器采用直接时钟数据捕获技术,本文将重点阐述该技术.
标签: Xilinx_FPGA DDR_SDRAM 控制器
上传时间: 2013-05-24
上传用户:zxc23456789
使用Verilog实现基于FPGA的SDRAM控制器
上传时间: 2013-08-08
上传用户:litianchu
通过设计基于CPLD 的SDRAM 控制器接口,可以在STM系列、ARM系列、STC系列等单片机和DSP等微处理器的外部连接SDRAM,增加系统的存储空间。
上传时间: 2013-11-14
上传用户:feifei0302
Xilinx Sdram控制器VHDL源代码
上传时间: 2014-01-14
上传用户:gdgzhym
lattice sdram 控制器VHDL源代码
上传时间: 2015-01-09
上传用户:ruan2570406
用VHDL编写DDR SDRAM Controller的源代码
标签: Controller SDRAM VHDL DDR
上传时间: 2013-12-19
上传用户:hn891122
DDR控制器的VHDL源代码.采用FPGA实现DDR接口控制器,适用于Altera的FPGA,最高频率可到100M
上传时间: 2014-12-02
上传用户:bcjtao
标准SDR SDRAM控制器参考设计,Lattice提供的verilog源代码
上传时间: 2015-04-14
上传用户:frank1234
SDRAM控制器,对SDRAM进行页写和对SDRAM进行页读的快速读写。是一个很好的SDRAM控制器
上传时间: 2015-04-23
上传用户:invtnewer
sdram控制器 这里考虑将SDRAM控制器结合目前项目开展来做相应的模块,而不做SDRAM通用控制器,这样也是考虑了FPGA的器件资源而采取的措施。同时编写的逻辑简单,没有多余的逻辑资源有利于提高控制器的速度,满足最后的设计要求。
上传时间: 2015-04-24
上传用户:515414293