虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

Cyclone,Altera,FPGA,生产

  • CPLD/FPGA 入门文档。国内某知名fpga开发商编写的基础教程

    CPLD/FPGA 入门文档。国内某知名fpga开发商编写的基础教程,共18篇。从使用fpga如何点亮led灯到VGA到8051内核使用方法。如果您是打算学习cpld/fpga,建议先阅读这些文章再选择采购开发板。

    标签: CPLD FPGA fpga 文档

    上传时间: 2014-10-14

    上传用户:qw12

  • Sparse LU Decomposition using FPGA

    Sparse LU Decomposition using FPGA,使用fpga实现lu分解的算法实现

    标签: Decomposition Sparse using FPGA

    上传时间: 2013-12-19

    上传用户:WMC_geophy

  • sdram接口的vhdl实现,适用于lattice的FPGA

    sdram接口的vhdl实现,适用于lattice的FPGA,内含状态机和各个模块的具体实现

    标签: lattice sdram FPGA vhdl

    上传时间: 2013-12-23

    上传用户:hgy9473

  • FFT处理器的FPGA设计

    FFT处理器的FPGA设计,可供FPGA的DSP应用参考

    标签: FPGA FFT 处理器

    上传时间: 2016-12-08

    上传用户:playboys0

  • 用matlab建立模型设计fpga

    用matlab建立模型设计fpga,文章采用系统模型

    标签: matlab fpga 模型设计

    上传时间: 2016-12-14

    上传用户:凌云御清风

  • 基于FPGA的PID控制器设计研究

    基于FPGA的PID控制器设计研究,适合用fpga开发控制系统的专业人员参考

    标签: FPGA PID 制器设计

    上传时间: 2016-12-20

    上传用户:Thuan

  • 设计并调试好一个能产生”梁祝”曲子的音乐发生器

    设计并调试好一个能产生”梁祝”曲子的音乐发生器,并用EDA实验开发系统(拟采用的实验芯片的型号可选Altera的MAX7000系列的 EPM7128 CPLD ,FLEX10K系列的EPF10K10LC84-3 FPGA, ACEX1K系列的 EP1K30 FPGA,Xinlinx 的XC9500系列的XC95108 CPLD,Lattice的ispLSI1000系列的1032E CPLD)进行硬件验证。 设计思路 根据系统提供的时钟源引入一个12MHZ时钟的基准频率,对其进行各种分频系数的分频,产生符合某一音乐的频率,然后再引入4HZ的时钟为音乐的节拍控制,最后通过扬声器放出来。

    标签: 调试 音乐发生器

    上传时间: 2013-12-19

    上传用户:阿四AIR

  • 设计并调试好一个VGA彩条信号发生器

    设计并调试好一个VGA彩条信号发生器,并用EDA实验开发系统(拟采用的实验芯片的型号可选Altera的MAX7000系列的 EPM7128 CPLD ,FLEX10K系列的EPF10K10LC84-3 FPGA, ACEX1K系列的 EP1K30 FPGA,Xinlinx 的XC9500系列的XC95108 CPLD,Lattice的ispLSI1000系列的1032E CPLD)进行硬件验证。 设计思路 由系统提供的时钟源引入扫描信号,根据VGA彩色显示器的工作原理,设计出各种颜色编码和行场扫描信号。将并口线从计算机并口与CPLD/FPGA适配板连接好,然后将VGA接口与彩色显示器连接好,彩条信号就可以在显示器中产生,通过按键可以改变产生彩条的方式,共六种彩条信号,两种横彩条,两种竖彩条,两种棋盘格。本实验运用层次化设计出VGA彩条信号发生器,由行场信号模块模块和彩条信号发生模块构成,彩条信号发生器的顶层原理图如图10.7 所示.

    标签: VGA 调试 信号发生器

    上传时间: 2016-12-27

    上传用户:manking0408

  • DSP与FPGA的简单通信程序

    DSP与FPGA的简单通信程序,已经成功调试,根据自己的硬件设计相应简单修改就可以使用

    标签: FPGA DSP 通信程序

    上传时间: 2016-12-30

    上传用户:wyc199288

  • FPGA程序的top.v文件

    FPGA程序的top.v文件,主要实现DDS信号发生器功能,通过定时器,可简单实现输出幅值无极跳变

    标签: FPGA top 程序

    上传时间: 2013-11-26

    上传用户:曹云鹏