高速FIFO和双CPU的光纤陀螺捷联系统
难得一见的光纤陀螺捷联系统完整资料,融合高速FIFO与双CPU架构,展现高精度导航技术实现细节。适合从事惯性导航与实时数据处理的技术人员参考。
CPU+Timer技术资料下载专区,收录1,339份相关技术文档、开发源码、电路图纸等优质工程师资源,全部免费下载。
难得一见的光纤陀螺捷联系统完整资料,融合高速FIFO与双CPU架构,展现高精度导航技术实现细节。适合从事惯性导航与实时数据处理的技术人员参考。
适用于嵌入式系统监控项目开发,实时展示CPU与硬盘温度数据,提升硬件运行状态的可视化管理效率。支持快速集成,便于在工业控制与服务器运维中应用。
这是一个测试Timer类用法的程序.程序会随机产生10个时间, 并在时间到的时候出发Task类对象中的run方法
UCOS在我的MIPS CPU上的移植 1. 这是UCOS在我的MIPS CPU上的移植代码, 编译工具使用标准的MIPS GCC. 2. 所有CPU相关的代码全在start.S中,相关函数说明如下:
/*P89CXX编程器控制CPU接收和控制程序*///定义需要编程的cpu类型,0:P89C51 1:P89C52 2:P89C54 3:P89C58 4:P89C51RC+ 5:P89C51RD+
ti-Chipcon CC251x 2.4G Soc应用开发源码实例。包括rf,powermodes,clockmodes,flashRW,interrupts,timer,pwm,uart...所有底层驱动源码。有了这些实例。对你更好的理...
mpc55**系列芯片的例程 包括SCI,SPI,TIMER,FIT,EDMA等几乎所有功能的实现
本文依据集成电路设计方法学,探讨了一种基于标准Intel 8086 微处理器的单芯片计算机平台的架构。研究了其与SDRAM,8255 并行接口等外围IP 的集成,并在对AMBA协议和8086 CPU分析的基础上,采用遵从AMBA传输协议的系...