Bench
共 52 篇文章
Bench 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 52 篇文章,持续更新中。
The Synthetic PIC Verion 1.1 This a VHDL synthesizable model of a simple PIC 16C5x microcontro
The Synthetic PIC
Verion 1.1
This a VHDL synthesizable model of a simple PIC 16C5x microcontroller.
It is not, and is not intended as, a high fidelity circuit simulation.
This package includ
全加器的VHDL_CODE和TEST_BENCH 無須解壓縮密碼
全加器的VHDL_CODE和TEST_BENCH
無須解壓縮密碼
Pure hardware JPEG Encoder design. Package includes vhdl source code, test bench, detail design docu
Pure hardware JPEG Encoder design. Package includes vhdl source code, test bench, detail design document. Written in VHDL. Verified on Xilinx XC4VLX25. Rncode 320x240 bmp picture in 3ms at 50 quality
This project contains code for testin realloc api tested in fre rtos ported to AT91SAM7x256.the code
This project contains code for testin realloc api tested in fre rtos ported to AT91SAM7x256.the code is compiled using IAR embedded work bench for ARM
8篇测试向量(Test_Bench)和波形产生的例子(VHDL语言
8篇测试向量(Test_Bench)和波形产生的例子(VHDL语言,开发环境:FPGA)
本例对各个文件进行编译的顺序是: 17_parity.vhd 17_test_bench.vhd
本例对各个文件进行编译的顺序是:
17_parity.vhd
17_test_bench.vhd
S1D13717API函数说明.所有的工程文件都是针对EPSON的WORK BENCH 33制定的。原库文件也是使用WORK BENCH 33编译生成的。 如果你使用了不同的开发工具和编译器
S1D13717API函数说明.所有的工程文件都是针对EPSON的WORK BENCH 33制定的。原库文件也是使用WORK BENCH 33编译生成的。
如果你使用了不同的开发工具和编译器,你需要制定相应的的工程文件重新编译源代码,生成需要的库。
UART 4 UART参考设计,Xilinx提供VHDL代码
<p>
UART 4 UART参考设计,Xilinx提供VHDL代码 uart_vhdl</p>
<p>
This zip file contains the following folders:</p>
<p>
\vhdl_source -- Source VHDL files:<br />
u
UART 4 UART参考设计,Xilinx提供VHDL代码
<p>
UART 4 UART参考设计,Xilinx提供VHDL代码 uart_vhdl</p>
<p>
This zip file contains the following folders:</p>
<p>
\vhdl_source -- Source VHDL files:<br />
u
基于C8051F060的数据采集存储系统的设计
介绍一种基于C8051F060单片机和NAND Flash的数据采集存储系统,该系统可实现3路信号采样,每路采样率为5KS/s,通过异步串行通信接口实现数据传输。并详细说明系统的软件设计。
<DL class=en id=eabs>
<DT>Abstract:
<DD> An acquisition and storage system based on C8051F060and N
《自动化控制杂志》Nuts.and.Volts.28-03.-.Mar.2007.-.Build.a.Test.Bench.Power.Supply
·《自动化控制杂志》Nuts.and.Volts.28-03.-.Mar.2007.-.Build.a.Test.Bench.Power.Supply
SDRAM读写控制的实现与Modelsim仿真
软件开发环境:ISE 7.1i
硬件开发环境:红色飓风II代-Xilinx版
1. 本实例用于控制开发板上面的SDRAM完成读写功能;
先向SDRAM里面写数据,然后再将数据读出来做比较,如果不匹配就通过LED变亮显示出来,如果一致,LED就不亮。
2. part1目录是使用Modelsim仿真的工程;
3. part2目录是在开发版上面验证的工程;
2.1. part