LDPC码校验节点(checknode)进行奇偶校验方程时的vhdl编程
LDPC码校验节点(checknode)进行奇偶校验方程时的vhdl编程,硬件语言实现...
LDPC码校验节点(checknode)进行奇偶校验方程时的vhdl编程,硬件语言实现...
通讯规则: 1:时钟7.3728 MHz/波特率9600/9个数据位/奇校验/1个停止位/硬件多机通讯功能/ 2:通讯连接采用硬件MAX485,双向单工 3:每个上行/下行的数据包的字节个数都是一样的(通讯数据量) 4:每个上行/下行的数据包都采用CRC8校验 5:数据接收采用中...
通讯规则: 1:时钟7.3728 MHz/波特率9600/9个数据位/奇校验/1个停止位/硬件多机通讯功能/ 2:通讯连接采用硬件MAX485,双向单工 3:每个上行/下行的数据包的字节个数都是一样的(通讯数据量) 4:每个上行/下行的数据包都采用CRC8校验 5:数据接收采用中...
这一个16位的CRC校验的源码,源码也已经很详细的注释过了...
这是一个CRC32位的校验程序, 给定一组输入,得到输出的校验统计...