单端10-bit SAR ADC IP核的设计
本设计通过采用分割电容阵列对DAC进行优化,在减小了D/A转换开关消耗的能量、提高速度的基础上,实现了一款采样速度为1 MS/s的10-bit单端逐次逼近型模数转换器。使用cadence spectre 工具进行仿真,仿真结果表明,设计的D/A转换器和比较器等电路满足10-bit A/D 转换的要求...
本设计通过采用分割电容阵列对DAC进行优化,在减小了D/A转换开关消耗的能量、提高速度的基础上,实现了一款采样速度为1 MS/s的10-bit单端逐次逼近型模数转换器。使用cadence spectre 工具进行仿真,仿真结果表明,设计的D/A转换器和比较器等电路满足10-bit A/D 转换的要求...
ADS1100 16-bit sigma-delta differential ADC 与 MSP430F413接口设计。...
* 本程序包含控制外部液晶面板的4-BIT控制模式子 * * 程序。这些程序是专门为 MCU201 workshop演示板 * * 设计的。但它也可作为其他类型的使用 KS0066U控 * * 制器的液晶面板的控制程序。...
Ripple Adder: 16-bit 全加,半加及ripple adder的设计及VHDL程序 Carry Look ahead Adder:4, 16, 32 bits 前置进位加法器的设计方案及VHDL程序 Carry Select Adder:16 Bits 进位选择加法器的设计方案及...
4 bit ALU 设计功能仿真和门级仿真结果...