本资料是关于基于Quartus II FPGA/CPLD数字系统设计实例(VHDL源代码文件),需要的可以自己下载。
上传时间: 2013-11-12
上传用户:VRMMO
FPGA-CPLD芯片设置方法
上传时间: 2015-01-01
上传用户:luopoguixiong
电子发烧友网核心提示:Altera公司昨日宣布,在业界率先在28 nm FPGA器件上成功测试了复数高性能浮点数字信号处理(DSP)设计。独立技术分析公司Berkeley设计技术有限公司(BDTI)验证了能够在 Altera Stratix V和Arria V 28 nm FPGA开发套件上简单方便的高效实现Altera浮点DSP设计流程,同时验证了要求较高的浮点DSP应用的性能。本文是BDTI完整的FPGA浮点DSP分析报告。 Altera的浮点DSP设计流程经过规划,能够快速适应可参数赋值接口的设计更改,其工作环境包括来自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高级模块库,支持FPGA设计人员比传统HDL设计更迅速的实现并验证复数浮点算法。这一设计流程非常适合设计人员在应用中采用高性能 DSP,这些应用包括,雷达、无线基站、工业自动化、仪表和医疗图像等。
上传时间: 2015-01-01
上传用户:sunshie
电子发烧友网讯: Altera公司 28nm FPGA系列芯片共包括三大系列:Stratix V、Arria V与Cyclone V系列芯片。近日,Altera公司也正式宣布该三大系列芯片已全部开始量产出货。Altera公司凭借着其28nm FPGA芯片在性能和成本上的优势,未来的前景势必无法估量。通过本文对Altera公司 28nm FPGA系列芯片的基本性能、市场优势、型号差异以及典型应用等介绍,电子发烧友网小编将带领大家一起来感受Altera公司28nm FPGA系列芯片的“雄韬伟略”,深入阐述如何更好地为你未来的设计选择相应的Altera 28nm FPGA 芯片。
上传时间: 2013-10-31
上传用户:半熟1994
100-Gb光传送网(OTN)复用转发器 a. 提供连续数据范围在600 Mbps到14.1 Gbps之间的串行收发器,通过使用方便的部分重新配置功能支持多标准客户侧接口; b. 44个独立发送时钟域,提高了时钟灵活性; c. 收发器集成电信号散射补偿(EDC)功能,可直接驱动光模块(SFP+、SFP、QSFP、CFP); d. 支持下一代光接口的28-Gbps收发器; e. 替代外部压控晶体振荡器(VCXO)的高级fPLL。
上传时间: 2013-11-10
上传用户:pzw421125
本文是关于Altera公司SoC FPGA 的用户手册(英文版) 。文中主要介绍了什么是SoC FPGA、SoC FPGA相关知识介绍、为什么要使用SoC FPGA以及SoC FPGA都应用到哪些方面。
上传时间: 2013-11-07
上传用户:dengzb84
Altera公司SoC FPGA产品简介高级信息摘要(英文资料) 图 硬件处理系统
上传时间: 2013-10-16
上传用户:离殇
七天玩转Altera:学习FPGA必经之路包括基础篇、时序篇和验证篇三个部分。
上传时间: 2013-11-13
上传用户:yyyyyyyyyy
本资料是关于Altera公司 Stratix V GX FPGA开发板电路图的资料。资料包括开发板原理图、PCB图。
上传时间: 2013-10-25
上传用户:风为裳的风
ETL-002 FPGA开发板是以Altera公司的最新系列Cyclone III中的3C10为主芯片,并提供了极为丰富的芯片外围接口资源以及下载线,数据线以及资料光盘等。除了这些硬件外,我们还提供了十多个接口实验,并公开了电路原理图和实验的Verilog源代码,以便于大家对照学习,并可以在该开发板上进行二次开发。
上传时间: 2013-11-21
上传用户:elinuxzj