系统应用FPGA技术,通过VHDL编程,在CPLD上实现。电子琴的基本原理是产生各个音符对应的频率,将频率放大后驱动喇叭发出音响。该电子琴包括手动弹奏与自动演奏两种功能,其中手动弹奏时还可录音回放。文中叙述了电子琴的设计原理和分块实现的方法,详细介绍各模块的设计及模块之间的连接组合方法,还包括电子琴的使用说明。
标签: FPGA 系统应用
上传时间: 2013-08-24
上传用户:zhqzal1014
ALTERA CPLD器件的配置与下载,贡献给初学习者,非长有用
标签: ALTERA CPLD 器件
上传时间: 2013-08-29
上传用户:tonyshao
this a book about cpld fpga developmen,it is very useful for eda development
标签: FPGA 教程
上传时间: 2013-08-30
上传用户:1051290259
用CPLD做了个FPGA的FPP下载时序,验证过。
标签: CPLD FPGA FPP
上传时间: 2013-08-31
上传用户:xy@1314
关于用CPLD和FPGA做插补算法的内容,对于想用FPGA做控制的朋友是个好的借鉴!
标签: FPGA CPLD 插补算法 控制
上传时间: 2013-09-02
上传用户:taox
里面介绍了"CPLD,FPGA软件编程",里面许多许多例子,还有原代码,我也是辛苦才收集到的资料,希望能给其他工程师派上用场.
标签: CPLD
上传时间: 2013-09-03
上传用户:panjialaodi
2012TI杯陕西赛题H题,2012TI杯陕西赛题B题--频率补偿电路.
标签: 2012 TI 频率补偿电路
上传时间: 2013-10-07
上传用户:ysystc670
Altera FPGA 电源电路解决
标签: Altera FPGA 70 DE
上传时间: 2014-12-24
上传用户:heart_2007
PSHLY-B回路电阻测试仪介绍
标签: PSHLY-B 回路 电阻测试仪
上传时间: 2013-11-05
上传用户:木子叶1
摘要:本文详细叙述了基于FPGA及单片机K实现时码终端系统的设计方法,该系统可用于对国际通用时间格式码IRIG码(简称B码)的解调,以及产生各种采样、同步频率信号,也可作为其它系统的时基和采样、同步信号的基准。关键词:单片机;IRIG-B格式码;FPGA;解调;控制;接口
标签: FPGA 单片机 时码终端
上传时间: 2013-12-16
上传用户:CSUSheep