一个递归下降语法分析器。 测试数据为 i a + nul ( nul i b * nul i c ) nul # nul
上传时间: 2015-11-02
上传用户:qweqweqwe
网络上最牛B的关于C编程的杂志,由于种种原因该杂志已经停刊了,所以这是绝版。
上传时间: 2013-12-14
上传用户:redmoons
变量和相等问题的设计和实现将a、b、c、d、e、f这6个变量排成如图所示的 三角形,这6个变量分别取 1——6的整数,且均不相同。求使三角形三条边上的变量之和相等的全部解,如 3 6 2 1 4 5 为一个解。 程序引入变量a,b,c,d,e,f,并让它们分别取1——6的整数,在它们互不相等的 条件下, 测试由它们排成如图所示的三角形三条边上的变量之和是否相等,如相等即为一种满足要求的排列,把它们输出。当这些变量取尽所有的组合后,程序就可得到全部可能的解。
上传时间: 2015-11-04
上传用户:GavinNeko
altera USB blaste 制作全套资料。包括原理图、93LC46的配置文件和CPLD的VHDL源程序。
上传时间: 2015-11-06
上传用户:love1314
中序转后序, 适用于公式运算及相关转换 如A=B+C
上传时间: 2013-11-27
上传用户:皇族传媒
毕业设计关系b/s系统 毕业设计管理工作 毕业设计管理数据
上传时间: 2013-12-06
上传用户:1101055045
design LP,HP,B S digital Butterworth and Chebyshev filter. All array has been specified internally,so user only need to input f1,f2,f3,f4,fs(in hz), alpha1,alpha2(in db) and iband (to specify the type of to design). This program output hk(z)=bk(z)/ak(z),k=1,2,..., ksection and the freq.
标签: Butterworth internally Chebyshev specified
上传时间: 2015-11-08
上传用户:253189838
this a book about altera fpga device choice ,it is good for developing eda with fpga
标签: fpga developing altera device
上传时间: 2015-11-12
上传用户:wendy15
this a book about cpld fpga developmen,it is very useful for eda development
标签: development developmen useful about
上传时间: 2013-12-02
上传用户:zhaoq123
SPI串口的内核实现(vhdl),可以用qII等软件直接加到FPGA或者CPLD里面.
上传时间: 2014-01-04
上传用户:569342831