Active HDL
共 1,809 篇文章
Active HDL 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 1809 篇文章,持续更新中。
基于现场可编程门阵列的步进电机运动控制系统设计研究
·摘 要:提出一种在多用途步进电机运动控制系统中应用现场可编程门阵列(FPGA)实现多台步进电机可变细分脉冲分配器的方法.按照运动控制系统的多用途特性要求和可逆循环计数寻址EPROM的思想设计可变细分控制策略,将控制步进电机运转的矩形脉冲波通过细分代码转换成阶梯近似、幅值恒定的正弦、余弦波.利用Verilog HDL硬件描述语言,并运用MAX+plus Ⅱ开发软件,在单片FPGA上实现了多台步进电
Recommended HDL Coding Styles
·比较典型的代码风格介绍
Active Stabilisation of a PMSM Drive System for Aerospace&nb
·Active Stabilisation of a PMSM Drive System for Aerospace Applications
设计与验证verilog hdl
人民邮电出版社一书的配套光盘,包含书上所有原代码,特别是状态机部分,值得学习
可编程逻辑系统的VHDL设计技术 395页 12.3M.PDF
资料->【C】嵌入系统->【C2】IC设计与FPGA->【3】其它->【Verilog HDL、VHDL、硬件描述语言】->可编程逻辑系统的VHDL设计技术 395页 12.3M.PDF
期刊论文:Active Contours and Mumford—Shah Segmentation Based on Level
·期刊论文:Active Contours and Mumford—Shah Segmentation Based on Level Sets
VHDL硬件描述语言 497页 2.3M e文 PDF版.pdf
资料->【C】嵌入系统->【C2】IC设计与FPGA->【3】其它->【Verilog HDL、VHDL、硬件描述语言】->VHDL硬件描述语言 497页 2.3M e文 PDF版.pdf
AHDL.zip
资料->【C】嵌入系统->【C2】IC设计与FPGA->【3】其它->【Verilog HDL、VHDL、硬件描述语言】->AHDL.zip
VHDL在高速图像采集系统中的应用设计.pdf
资料->【C】嵌入系统->【C2】IC设计与FPGA->【3】其它->【Verilog HDL、VHDL、硬件描述语言】->VHDL在高速图像采集系统中的应用设计.pdf
期刊论文:Fast Image Segmentation Based on a Two-Stage Geometrical&nbs
·期刊论文:Fast Image Segmentation Based on a Two-Stage Geometrical Active Contour
Verilog HDL设计的要点.pdf
资料->【C】嵌入系统->【C2】IC设计与FPGA->【3】其它->【Verilog HDL、VHDL、硬件描述语言】->Verilog HDL设计的要点.pdf
VHDL.ZIP
资料->【C】嵌入系统->【C2】IC设计与FPGA->【3】其它->【Verilog HDL、VHDL、硬件描述语言】->VHDL.ZIP
期刊论文:Robust active appearance models and their application to&nbs
·Robust active appearance models and their application to medical image analysis
基于改进4-2压缩结构的32位浮点乘法器设计
· 摘要: 本文介绍一种用于高性能DSP的32位浮点乘法器设计,通过采用改进Booth编码的树状4-2压缩器结构,提高了速度,降低了功耗,该乘法器结构规则且适合于VLSI实现,单个周期内完成一次24位整数乘或者32位浮点乘.整个设计采用Verilog HDL语言结构级描述,用0.25um单元库进行逻辑综合.完成一次乘法运算时间为24.30ns.
Vhdl学习.zip
资料->【C】嵌入系统->【C2】IC设计与FPGA->【3】其它->【Verilog HDL、VHDL、硬件描述语言】->Vhdl学习.zip
期刊论文:基于数字信号处理器的有源电力滤波器控制方案综述
·论文摘要:#有源电力滤波器(Active Power Filter,APF)是补偿电力系统谐波及无功功率的重要装置,其控制的实时性和准确性是实现有效补偿的一个关键。数字信号处理器(DigitalSignal Processor,DSP)是一种实时计算速度快、精度高的控制器,能满足APF 各种控制方案快速响应的要求,并可有效提高控制系统的实时性和准确性。文章
VHDL语言的层次化设计.ppt
资料->【C】嵌入系统->【C2】IC设计与FPGA->【3】其它->【Verilog HDL、VHDL、硬件描述语言】->VHDL语言的层次化设计.ppt
VHDLcksc.pdf
资料->【C】嵌入系统->【C2】IC设计与FPGA->【3】其它->【Verilog HDL、VHDL、硬件描述语言】->VHDLcksc.pdf
智力抢答器
EDA的智力抢答器 关于verilog hdl
基于FXAFA算法的有源噪声消除系统
· 摘要: 介绍了基于TI公司提供的DSP芯片TMS320VC5402的自适应有源噪声控制(active noise control,ANC)系统,给出了系统的工作原理及其硬件结构,并详细说明了基于平均的FXAFA(Filtered-x Adaptive Filtering with Averaging)算法,给出了程序流程图和实验结果.通过实验证明,该系统有较好的降噪效果.