搜索结果

找到约 21,311 项符合 AVC编解码器 的查询结果

学术论文 基于FPGA的RS255,223编解码器的高速并行实现.rar

随着信息时代的到来,用户对数据保护和传输可靠性的要求也在不断提高。由于信道衰落,信号经信道传输后,到达接收端不可避免地会受到干扰而出现信号失真。因此需要采用差错控制技术来检测和纠正由信道失真引起的信息传输错误。RS(Reed—Solomon)码是差错控制领域中一类重要的线性分组码,由于它编解码结构相对固定,性能 ...
https://www.eeworm.com/dl/514/9158.html
下载: 169
查看: 1070

EDA相关 EDA卷积码编解码器实现技术

EDA卷积码编解码器实现技术针对某扩频通信系统数据纠错编码的需要, 构造并分析了(2 , 1 , 6) 卷积码编解码器的基本工作原理, 提出了基于MAX +
https://www.eeworm.com/dl/543/9896.html
下载: 32
查看: 1057

学术论文 图象压缩系统中熵编解码器的FPGA设计及实现

随着移动终端、多媒体、Internet网络、通信,图像扫描技术的发展,以及人们对图象分辨率,质量要求的不断提高,用软件压缩难以达到实时性要求,而且会带来因传输大量原始图象数据带来的带宽要求,因此采用硬件实现图象压缩已成为一种必然趋势。而熵编码单元作为图像变换,量化后的处理环节,是图像压缩中必不可少的部分。研 ...
https://www.eeworm.com/dl/514/10040.html
下载: 29
查看: 1115

学术论文 DVB系统中RS编解码器的FPGA实现

该论文讨论如何采用一种串行无逆的Berlekamp-Massey(BM)算法,设计应用于DVB系统中的RS(204,188)信道编码/解码电路,并通过FPGA的验证.RS解码器的设计采用无逆BM算法,并利用串行方式来实现,不仅避免了求逆运算,而且只需用3个有限域乘法器就可以实现,大大的降低了硬件实现的复杂度,并且因为在硬件实现上,采用了3级流水线(pipe- ...
https://www.eeworm.com/dl/514/11624.html
下载: 152
查看: 1137

行业应用文档 基于VHDL语言的卷积码编解码器的设计

本文在阐述卷积码编解码器基本工作原理的基础上,提出了在MAX+PlusⅡ开发平台上基于VHDL语言设计(2,1,6)卷积码编解码器的方法。
https://www.eeworm.com/dl/509/13242.html
下载: 133
查看: 1075

教程资料 介绍用FPGA设计实现MIL-STD1553B部接口中的曼彻斯特码编解码器

介绍用FPGA设计实现MIL-STD1553B部接口中的曼彻斯特码编解码器
https://www.eeworm.com/dl/fpga/doc/18472.html
下载: 54
查看: 1098

教程资料 基于fpga的JPEG编解码器设计

基于fpga的JPEG编解码器设计,采用流水线优化解决时间并行性问题,提高DCT/IDCT模块的运行速度。
https://www.eeworm.com/dl/fpga/doc/18546.html
下载: 168
查看: 1087

教程资料 用CPLD控制曼彻斯特编解码器

用CPLD控制曼彻斯特编解码器,很详细的文字说明。
https://www.eeworm.com/dl/Protel/doc/18569.html
下载: 132
查看: 1073

教程资料 Viterbi编解码器的完整vhdl代码

论文格式,内含Viterbi编解码器的完整vhdl代码,文件为.nh格式
https://www.eeworm.com/dl/fpga/doc/18639.html
下载: 192
查看: 1085

单片机编程 H.264高清编解码器的片上系统MG3500

MG3500SoC是支持H.264高清编解码器的片上系统,内部集成一个嵌入式ARM926处理器,支持高清H.264编解码、MPEG鄄2解码和JPEG编解码。介绍了MG3500SoC的主要性能特点、引脚排列、主要接口功能及在DVR上的应用,以及MG3500SoC及其周围器件的硬件设计,提出了在设计中应注意的问题。 Abstract:  The MG3500System-on-Chi ...
https://www.eeworm.com/dl/502/29192.html
下载: 197
查看: 1144