基于PCB 仿真的高速时钟电路设计研究,基于PCB 仿真的高速时钟电路设计研究。基于PCB 仿真的高速时钟电路设计研究
上传时间: 2013-12-19
上传用户:yzy6007
很多 经典的电路设计图纸,包括经典参数,有信号检测、测温等不下500个实例
上传时间: 2013-12-20
上传用户:c12228
这是高速电路设计的讲稿,包括软核的设计和应用,非常具有参考性。
标签: 高速电路
上传时间: 2016-03-05
上传用户:mpquest
讲述在电路设计中的屏蔽问题,这是个电路设计的传统问题,看看吧,有帮助的
标签: 电路设计
上传时间: 2016-03-09
上传用户:天诚24
VHDL硬件描述语言与数字逻辑电路设计,需要的朋友可以下载。
上传时间: 2016-03-10
上传用户:1427796291
一个单片机应用系统的硬件电路设计包含两部分内容:一是系统扩展,即单片机内部的功能单元,如ROM、RAM、I/O、定时器/计数器、中断系统等不能满足应用系统的要求时,必须在片外进行扩展,选择适当的芯片,设计相应的电路。二是系统的配置,即按照系统功能要求配置外围设备,如键盘、显示器、打印机、A/D、D/A转换器等,要设计合适的接口电路。
上传时间: 2016-03-13
上传用户:gaojiao1999
B-树删除,B树生长,二叉排序树删除.生成,二分查找.分块查找.拉链法等等``的FLASH演示,很不错的东西.
上传时间: 2013-12-11
上传用户:时代电子小智
SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC 设计,以取代TTL/CMOS 复杂的硬件设计。 2.可使用电路绘图法、ABEL 语言、波形图和数字硬件描述语言法(VHDL/AHDL)来开发电路。 3.CPLD/ FPGA 提供引脚可任意设定,故作测试实验时不需要做硬件连接,可节省大量连线焊接时间,快速学习软硬件的运用。 4.CPLD/ FPGA 每一I/O Pin 皆有逻辑状态监视器,以便迅速了解每一引脚状态。 5.清楚标示每一管脚的脚位,易于观察和测量。 6.使用并口在开发系统下直接下载。 7.可在线将CPLD/ FPGA 程序到FLASH ROM,实验仪可独立运行,适合大学生EDA 电子竞赛。 8.可做8051 和CPLD/ FPGA 的组合电路实验。 9.适用于WINDOWS95/98/NT/2000/XP 操作系统。 10.数万门的现场可编程芯片让设计所思即所得。
上传时间: 2016-03-14
上传用户:671145514
实现汽车尾灯各种显示规律的电路 设计比较精妙
上传时间: 2013-12-17
上传用户:远远ssad
VHDL硬件描述语言与数字逻辑电路设计——学习FPGA/CPLD时可参考
上传时间: 2016-03-16
上传用户:nanfeicui