介绍了3DES加密算法的原理并详尽描述了该算法的FPGA设计实现。采用了状态机和流水线技术,使得在面积和速度上达到最佳优化;添加了输入和输出接口的设计以增强该算法应用的灵活性。各模块均用硬件描述语言实现,最终下载到FPGA芯片Stratix EP1S25F780C5中。
上传时间: 2013-08-20
上传用户:HGH77P99
有限状态机的设计\\r\\n包括仿真文件以及sof文件
上传时间: 2013-08-20
上传用户:18752787361
多路18b20测温显示系统,可同时测量n个第三18b20
上传时间: 2013-08-21
上传用户:zhangchu0807
cpld max7128s控制3路AD7472采样,希望对大家有帮助。
上传时间: 2013-08-22
上传用户:hn891122
描述了一个8 通道压频转换( ) 数据采集器的硬件设计和实现过程. 该数据采集 \r\n V FC \r\n\r\n程序 原理
标签: 压频转换
上传时间: 2013-08-24
上传用户:003030
MIL-STD一1553B是一种集中控制式、时分指令/响应型多路串行数据总线标\r\n准,具有高可靠性和灵活性,已经成为现代航空机载系统设备互联的最有效的解\r\n决方案,广泛的应用于飞机、舰船、坦克等武器平台上,并且越来越多的应用到\r\n民用领域。完成1553B总线数据传输功能的关键部件是总线接口芯片11][41。\r\n在对M几STD一1553B数据总线协议进行研究后,参考国外一些芯片的功能结\r\n构,结合EDA技术,本论文提出了基于FPGA的1553B总线接口芯片的设计方案。\r\n在介绍了总线
上传时间: 2013-08-26
上传用户:manlian
Keil 8.08 +Proteus 7.1SP2 加联调补丁,没有单片机开发板的XDJM可以用用,练练手
上传时间: 2013-08-27
上传用户:ddddddd
USB、串口、并口是PC机和外设进行通讯的常用接口,但对于数据量大的图像来说,若利用串行RS-232协议进行数据采集,速度不能达到图像数据采集所需的要求;而用USB进行数据采集,虽能满足所需速度,但要求外设必须支持USB协议,而USB协议与常用工程软件的接口还不普及,给使用带来困难。有些用户为了利用标准并行口(SPP)进行数据采集,但SPP协议的150kb/s传输率对于图像数据采集,同样显得太低。因此,为了采集数据量大的图像数据,本文采用了具有较高传输速率的增强型并行口协议(EPP)和FPGA,实现对OV
上传时间: 2013-08-31
上传用户:wsf950131
FPGA-CPLD_DesignTool(8-9-10)源代码请需要的朋友下载
标签: FPGA-CPLD_DesignTool 10 源代码
上传时间: 2013-09-01
上传用户:qw12
有关FPGA中状态机开发的文章,内容很经典的,有开发例程。对硬件设计工程师比较有用
上传时间: 2013-09-03
上传用户:steveng