1. 本程序使用一个定时器和任意 2 个 I/O 口模拟一个串行口。 2. 1位起始位,8位数据位,1位停止位。发数据位时先发低位。 3. 支持半双工通讯。收、发波特率相同。 4. 应把定时器中断优先级设置为最高级。 5. 本程序每接收一个字节后就把它放到一个队列缓冲区中(也可使用环行缓冲区), 待缓冲区满后,将缓冲区中的内容原样发回。这是为了测试多字节连续收发的 能力和简化程序。实际应用中应防止缓冲区溢出。 6. 由接收转换到发送时要先调用 soft_send_enable (); 由发送转换到接收时要先调用 soft_receive_enable ()。 7. 发送最后一个字节后如果要立刻转为接收,必须等待最后一个字节后发送完毕 while ( rs_f_TI == 0) // 等待最后一个字节发送完毕
上传时间: 2016-10-22
上传用户:tonyshao
两片AT91SAM7S64间的串行通信,可以是8位或是16位,里面包含主从机的代码。
上传时间: 2017-01-07
上传用户:gmh1314
用vhdl语句描述4位等值比较器,4选1多路选择器,8位奇偶校验电路功能
上传时间: 2014-01-15
上传用户:FreeSky
通过VHDL实现4位全加器,8位全加器,和8位通用寄存器的设计
上传时间: 2014-01-11
上传用户:lanwei
本实例主要实现通过PC机控制多台下位机I/O输出的不同状态来解释不同的命令。本例中控制四个下位 机,当下位机接收到主机地址信息时,下位机返回本机地址,表示接收命令成功,同时根据不同命令 在LED上显示自己本身的地址和命运编码。
上传时间: 2013-12-23
上传用户:PresidentHuang
DES的每个分组是64位,既明文和密钥都是64位(密钥实际用56位,每字节第8位为校验)。这个算法的核心是Feistel密码,由于其设计的巧妙,加密解密都用一个函数,具体原理请查阅其他资料。DES的流程基本是执行16轮下面的运算:
上传时间: 2017-05-19
上传用户:skfreeman
网络通信中的MII接口 通常将4位nibble数据送出,此程序将4位数据组合成8位数据并行输出(8比特==1个字节)。。完全可用 同时包含84转换
上传时间: 2017-07-04
上传用户:ztj182002
CD4000 双3输入端或非门+单非门 TI CD4001 四2输入端或非门 HIT/NSC/TI/GOL 双4输入端或非门 NSC CD4006 18位串入/串出移位寄存器 NSC CD4007 双互补对加反相器 NSC CD4008 4位超前进位全加器 NSC CD4009 六反相缓冲/变换器 NSC CD4010 六同相缓冲/变换器 NSC CD4011 四2输入端与非门 HIT/TI CD4012 双4输入端与非门 NSC CD4013 双主-从D型触发器 FSC/NSC/TOS CD4014 8位串入/并入-串出移位寄存器 NSC CD4015 双4位串入/并出移位寄存器 TI CD4016 四传输门 FSC/TI CD4017 十进制计数/分配器 FSC/TI/MOT CD4018 可预制1/N计数器 NSC/MOT
上传时间: 2017-07-20
上传用户:lx9076
AT89S52是一种低功耗、高性能CMOS8位微控制器,具有 8K 在系统可编程Flash 存储器。使用Atmel 公司高密度非 易失性存储器技术制造,与工业80C51 产品指令和引脚完 全兼容。片上Flash允许程序存储器在系统可编程,亦适于 常规编程器。在单芯片上,拥有灵巧的8 位CPU 和在系统 可编程Flash,使得AT89S52为众多嵌入式控制应用系统提 供高灵活、超有效的解决方案。
上传时间: 2013-11-27
上传用户:bruce5996
vhdl 8 位乘法器。 vhdl 8 位乘法器。 vhdl 8 位乘法器。 vhdl 8 位乘法器。 vhdl 8 位乘法器。 vhdl 8 位乘法器。
标签: VHDL
上传时间: 2015-04-22
上传用户:wyqhjj