w40097.s41.ufhost.com/upload/read.php?fid ... 48K 2006-7-7 - 百度快照 w40097.s41.ufhost.com 上的更多结果
上传时间: 2015-08-07
上传用户:thinode
音频信号降采样程序 支持48K->8k 24k->8k 8k->1k 的降采样.实现方法,先做低通滤波,再做采样点抽取.低通滤波起使用67点FIR,系数由matlab使用窗函数法生成
上传时间: 2014-01-08
上传用户:凤临西北
音频信号的重采样程序,如44.1K的WAV转换成采样频率为48K的WAV.
上传时间: 2014-06-23
上传用户:恋天使569
SD卡和AIC23数字音频输出实验, FreeDev Audio Dsp Board采用了TI公司的TVL320AIC23 1、控制接口使用I2C,Quartus中将CS置低(器件地址0011010)。 2、数字音频接口使用了组件FreeDev_aic23,有三种测试和应用 模式,中断结合DMA方式能在NIOS II中采集和发送数据。中断信号 产生于模块中FIFO缓冲区的半满信号,读取数据端口自动清除中断 请求信号。 3、I2C IP 和FreeDev_aic23 IP分别在Quartus 工程目录中 4、SD卡读写通过SD_DAT0、SD_CLK、SD_CMD三个PIO信号线用软件 控制时序。 5、该范例读SD卡数据,通过DMA将Buffer数据送到FreeDev_aic23的 FIFO中实现数据播放。 6、SD卡中的数据必须是以48K*16bit保存的采样数据。数据可以通过SD读卡器写入。
上传时间: 2013-12-09
上传用户:aix008
数字音频实验测试工程,程序演示了通过I2C 总线对 TLV320AIC23 芯片的控制,各种音频环路,多种采样频率,DMA 音频采集和输出等 测试。程序中有详尽的说明。TLV320AIC23 的控制HDL模块Freedev_aic23 的7 号 寄存器提供了读和写两个端口,分别连接到数字音频芯片的AD 和DA 通道,每次可 读出和写入一个32 位宽的数据,分别是16 位左声道和16 位右声道的采样值。每 次数据就是一次采样的结果。如果是48K 采样率,那么每个数据时间间隔就是 1/48000。在这个工程基础上可以输出我们的特殊处理的数据,如正弦波数据,就 可以输出(LOUT)正弦波信号。
上传时间: 2015-12-14
上传用户:bruce5996
将STM32的I2S口配置成32BIT/64fs格式的数据,以48K/44.1k/16k等可配置速率输出。程序中包含了CAN接收,ADC内容控制输出频率和音量,DMA模式I2S输出等内容。此程序已经经过验证。
上传时间: 2022-06-15
上传用户: