虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

4<b>7</b>2

  • 通信电路原理[第二版]

    内容简介:《通信电路原理》是1989年高等教育出版社出版的“通信电路原理”的修订版。随着通信系统的集成化、数字化,移动化和多媒体化,对组成通信系统的电路提出了更高的要求。为反映这些变化,对第一版的内容进行了整合和增删。全书共八章,包括绪论、滤波器、高频放大器、非线性电路及其分析方法、正弦波振荡器、调制与解调、锁相环路和频率合成技术。作者简介:董在望,1937年10月出生于河北省,1960年7月清华大学无线电电子学系(现为电子工程系)通信专业本科毕业,遂留校工作至今。现为清华大学电子工程系教授,博士生导师。曾任教育部电工课程教学指导委员会副主任、电子技术与线路课程教学指导小组组长。目录:第1章绪论1.1通信系统的基本概念1.1.1通信系统的组成1.1.2通信系统的基本特性1.1.3通信系统的信道1.1.4通信系统中的信号1.1.5通信系统中的发送与接收设备1.2信号传输的基本问题1.2.1信号通过线性系统1.2.2信号通过非线性系统1.2.3干扰1.3通信电路的基本形式1.4关于本书的内容1.4.1关于信号变换的理论和技术1.4.2关于电路第2章滤波器2.1引言2.2滤波器的特性和分类2.2.1滤波器的特性2.2.2滤波器的分类2.3LC滤波器2.3.1LC串、并联谐振回路2.3.2般LC滤波器2.4声表面波滤波器2.5有源RC滤波器2.5.1构成有源RC滤波器的单元电路2.5.2运算仿真法实现有源RC滤波器2.5.3级联法实现有源RC滤波器(x)2.5.4自动校正有源RC滤波器(x)2.6抽样数据滤波器(x)2.6.1抽样数据单元电路2.6.2抽样数据滤波器2.6.3连续域到离散域的映射2.7小结习题第3章高频放大器第4章非线性电路及其分析方法第5章正弦波振荡器第6章调制与解调第7章锁相环路

    标签: 通信电路

    上传时间: 2022-06-06

    上传用户:jiabin

  • 机器学习赵卫东董亮

    内容提要第1章 机器学习概1.1 机器学习简介 1.1.1 机器学习简史 1.1.2 机器学习主要流派 1.2 机器学习、人工智1.2.1 什么是人工智能 1.2.2 什么是数据挖掘 1.2.3 机器学习、人工智1.3 典型机器学习应用1.4 机器学习算法 1.5 机器学习的一般流程 第2章 机器学习基本2.1 统计分析2.1.1 统计基础2.1.2 常见概率分布2.1.3 参数估计2.1.4 假设检验2.1.5 线性回归2.1.6 逻辑回归2.1.7 判别分析2.1.8 非线性模型2.2 高维数据降维2.2.1 主成分分析2.2.2 奇异值分解2.2.3 线性判别分析2.2.4 局部线性嵌入2.2.5 拉普拉斯特征映射2.3 特征工程 2.3.1 特征构建2.3.2 特征选择2.3.3 特征提取2.4 模型训练2.4.1 模型训练常见术语2.4.2 训练数据收集 2.5 可视化分析 2.5.1 可视化分析的作用2.5.2 可视化分析方法 2.5.3 可视化分析常用工2.5.4 常见的可视化图表 2.5.5 可视化分析面临的挑战

    标签: 机器学习

    上传时间: 2022-06-16

    上传用户:

  • Modbus通讯笔记注意事项

    Modbus寻址Modbus地址通常是包含数据类型和偏移量的5 个或6 个字符值。第一个或前两个字符决定数据类型,最后的四个字符是符合数据类型的一个适当的值。Modbus主设备指令能将地址映射至正确的功能,以便发送到从站。1 Modbus主站寻址Modbus主设备指令支持下列Modbus地址:(1) 00001 至09999是离散输出(线圈)。(2) 10001 至19999是离散输入(触点)。(3) 30001 至39999是输入寄存器(通常是模拟量输入)。(4) 40001 至49999是保持寄存器。所有Modbus地址均以1 为基位,表示第一个数据值从地址1 开始。有效地址范围将取决于从站。不同的从站将支持不同的数据类型和地址范围。2 Modbus从站寻址Modbus从站指令支持以下地址:(1) 000001 至000128 是实际输出,对应于Q0.0 ——Q15.7 。(2) 010001 至010128 是实际输入,对应于I 0.0 ——丨15.7 。(3) 030001 至030032 是模拟输入寄存器,对应于AIW0 至AIW2。(4) 040001 至04XXXX是保持寄存器,对应于V 区。Modbus从站协议允许您对Modbus主站可访问的输入、输出、模拟量输入和保持寄存器( V 区)的数量进行限定。MBUS_INIT指令的参数MaxlQ 指定Modbus主站允许访问的实际输入或输出( I 或Q) 的最大数量。MBUS_INIT指令的MaxAl 参数指定Modbus主站允许访问的输入寄存器( A 丨W)的最大数量。MBUS_INIT指令的MaxHold 参数指定Modbus主站允许访问的保持寄存器(V 存储区字)的最大数

    标签: modbus 通讯

    上传时间: 2022-06-21

    上传用户:

  • 学习用PSPICE设计模电实验

    1.创建一个新项目:激活Design Manager,在菜单File中选择New Workspace,然后填入项目名称expl。2.输入网单文件:在Tools菜单中选择TextEdit,输入如下所示的网单文件。3.保存文件:将文件命名为expl.cir。4.对电路进行模拟:在Tools菜单中选择PspiceA/D,再在PspiceA/D的File菜单中选择Open,打开已保存过的输入文件expl.cir。5.检查出错:如果文件中出现了语法错误,PspiceA/D就会弹出错误提示框,并运行Message Viewer,告诉用户错误信息。如果输入文件没有语法错误,PspiceA/D就显示正确模拟的对话框,如图3-3类似,从图中可读出电路标题、元器件个数以及计算中所耗内存信息。6.查看输出文件:在File菜单中选择Examine 0utput,就可以通过Text Editor来浏览输出文件。输出文件中的各节点电压如下所示。由此可得出如下所示的静态工作点参数:Vw=2.9646V,Vow=7.1878-2.1919=4.9959V,Tg=Va/R.=2.1919/2.3=0.953mA。7.观察输出波形:在PspiceA/D的File菜单中选择Run Probe,或者在Design Manager 中选择Tools下的Probe,都可以调出Probe。Probe自动设置横坐标,纵坐标必须通过手动添加。在菜单Trace中选择Add,在Add Traces对话框的Trace Expression中输入V(6)/V(1),测量放大倍数。8.在Probe中,单击Plot菜单下的Add YAxis,增加一个新纵轴。9.单击Trace菜单下的Add,在Trace Expression中输入V(1)/I(V1),测量输入电阻,输出曲线如图2-2所示。

    标签: pspice

    上传时间: 2022-07-02

    上传用户:

  • 高清晰多媒体接口(中文版)DVI HDMI规范1.4

    HDMI系统架构由信源端和接收端组成。某个设备可能有一个或多个HDMI输入,一个或多个HDMI输出。这些设备上,每个HDMI输入都应该遵循HDMI接收端规则,每个HDMI输出都应该遵循HDMl信源端规则。如图3-1所示,HDMI线缆和连接器提供四个差分线对,组成TMDS数据和时钟通道。这些通道用于传递视频,音频和辅助数据。另外,HDMl提供一个VESADDC通道。DDC是用于配置和在一个单独的信源端和一个单独的接收端交换状态。可选择的CEC在用户的各种不同的音视频产品中,提供高水平的控制功能。可选择的HDMl 以太网和音频返回(HEAO,在连接的设备中提供以太网兼容的网络数据和一个和TMDS相对方向的音频回返通道。音频,视频和辅助数据在三个TMDS数据通道中传输。一个TMDS时钟,典型地是以视频像素速率,在TMDS时钟通道中传输,它被接收端做为一个频率参考,用于对三个TMDS数据通道的数据复原。在信源端,TMDS编码将每个TMDS数据的8比特数据转换成10位的DC平衡的最小变换序列,串行地,以每个TMDS时钟周期10位地,在差分线对上发送。视频数据,一个像素可以是24,30,36,48比特。视频的默认24比特色深,在等于像素时钟的TMDS时钟上传递。更高的色深使用相应的更高的TMDS时钟率。视频格式 TMDS时钟率低于25M(比如13.5M的480i/NTSC)可以使用重复像素发送的策略。视频像素可以用RGBYCbCr4:4:4,YCbCr4:2:2格式编码。为了在TMDS通道上发送音频和辅助数据,HDMI使用一个报文结构。为了得到音频和控制数据所需要的高可靠性,这个数据报文用BCH纠错码,使用特殊的差错矫正,对发送的10位数据编码。

    标签: 接口

    上传时间: 2022-07-03

    上传用户:

  • LED 控制驱动电路 VK1628 技术手册

    概述VK1628 是 1/5~1/8 占空比的 LED 显示控制驱动电路。由 10 根段输出、4 根栅输出、3 根段/栅输出,1 个显示存储器、控制电路、键扫描电路组成了一个高可靠性的单片机外围 LED 驱动电路。串行数据通过4线串行接口输入到 VK1628采用 SOP28 的封装形式。功能特点1 CMOS 工艺2 低功耗3 多种显示模式:设置选择段和位的个数(4~7 位,10~13 段)4 键扫描:10×2 的矩阵5 8 个层次的亮度调节电路6 4 线串行接口7 内置 RC 振荡8 封装形式为 SOP28 

    标签: LED 液晶驱动

    上传时间: 2022-07-11

    上传用户:zhanglei193

  • VIP专区-PCB源码精选合集系列(10)

    VIP专区-PCB源码精选合集系列(10)资源包含以下内容:1. Cadence_SPB16.2入门教程——PCB布线(三).2. Allegro中遇到的问题.3. Cadence_SPB16.2入门教程——PCB布线(一).4. Proteus的基本操作.5. Cadence_SPB16.2入门教程——PCB布线(二).6. PCB设计制造常见问题.7. Cadence_SPB16.2入门教程——输出底片文件(一).8. Altium_Designer电子工程师培训.9. pcb设计资料毕看.10. 热转印制PCB板中的打印设置.11. 10项protel常用设置.12. altium designer 10 正式版下载及安装PDF.13. PADS Layout把非中心对称封装的元件坐标导出所修改的Basic Scr.14. CH375评估板的原理图和PCB及USB的PCB布线示例.15. cadence讲义(清华大学微电子所).16. AD快捷键汇总.17. 240*128液晶的驱动电路(PCB).18. pcb经验(耗费多年整理于论坛).19. PCB设计要求简介.20. PADS学习资料.21. 印刷电路板的设计过程.22. ipc7351标准介绍.23. Mark点(基准点)设计规范.24. Altium Designer 6 三维元件库建模教程.25. 印制电路板图设计指南.26. 中兴通讯硬件巨作:信号完整性基础知识.27. 华为pcb培训.28. ORCAD使用中常见问题汇集及答案.29. 简述PCB线宽和电流关系.30. AltiumDesignerSummer9Build9破解.31. ORCAD基本问题集成.32. 射频电路板设计技巧.33. PCB设计基础知识(全 ).34. ORCAD原理图中替换器件属性.35. PCB设计时铜箔厚度,走线宽度和电流的关系.36. PADS9.0Demo.37. PCB元件封装设计规范.38. DDR走线要点.39. 2007 Release Highlight CN.40. Genesis2000线路的处理步骤.

    标签: 压电器件

    上传时间: 2013-06-23

    上传用户:eeworm

  • 基于FPGA的Viterbi译码器设计与实现.rar

    卷积码是广泛应用于卫星通信、无线通信等多种通信系统的信道编码方式。Viterbi算法是卷积码的最大似然译码算法,该算法译码性能好、速度快,并且硬件实现结构比较简单,是最佳的卷积码译码算法。随着可编程逻辑技术的不断发展,使用FPGA实现Viterbi译码器的设计方法逐渐成为主流。不同通信系统所选用的卷积码不同,因此设计可重配置的Viterbi译码器,使其能够满足多种通信系统的应用需求,具有很重要的现实意义。 本文设计了基于FPGA的高速Viterbi译码器。在对Viterbi译码算法深入研究的基础上,重点研究了Viterbi译码器核心组成模块的电路实现算法。本设计中分支度量计算模块采用只计算可能的分支度量值的方法,节省了资源;加比选模块使用全并行结构保证处理速度;幸存路径管理模块使用3指针偶算法的流水线结构,大大提高了译码速度。在Xilinx ISE8.2i环境下,用VHDL硬件描述语言编写程序,实现(2,1,7)卷积码的Viterbi译码器。在(2,1,7)卷积码译码器基础上,扩展了Viterbi译码器的通用性,使其能够对不同的卷积码译码。译码器根据不同的工作模式,可以对(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四种广泛运用的卷积码译码,并且可以修改译码深度等改变译码器性能的参数。 本文用Simulink搭建编译码系统的通信链路,生成测试Viterbi译码器所需的软判决输入。使用ModelSim SE6.0对各种模式的译码器进行全面仿真验证,Xilinx ISE8.2i时序分析报告表明译码器布局布线后最高译码速度可达200MHz。在FPGA和DSP组成的硬件平台上进一步测试译码器,译码器运行稳定可靠。最后,使用Simulink产生的数据对本文设计的Viterbi译码器的译码性能进行了分析,仿真结果表明,在同等条件下,本文设计的Viterbi译码器与Simulink中的Viterbi译码器模块的译码性能相当。

    标签: Viterbi FPGA 译码器

    上传时间: 2013-06-24

    上传用户:myworkpost

  • AVR单片机数码管秒表显示

    #include<iom16v.h> #include<macros.h> #define uint unsigned int #define uchar unsigned char uint a,b,c,d=0; void delay(c) { for for(a=0;a<c;a++) for(b=0;b<12;b++); }; uchar tab[]={ 0xc0,0xf9,0xa4,0xb0,0x99,0x92,0x82,0xf8,0x80,0x90,

    标签: AVR 单片机 数码管

    上传时间: 2013-10-21

    上传用户:13788529953

  • 基于MSP430F1611单片机的音频信号分析仪设计

      为了使音频信号分析仪小巧可靠,成本低廉,设计了以2片MSP430F1611单片机为核心的系统。该系统将音频信号送入八阶巴特沃兹低通滤波器,对信号进行限幅放大、衰减、电平位移、缓冲,并利用一单片机负责对前级处理后的模拟信号进行采样,将采集得到的音频信号进行4 096点基2的FFT计算,并对信号加窗函数提高分辨率,另一单片机负责对信号的分析及控制显示设备。此设计精确的测量了音频信号的功率谱、周期性、失真度指标,达到较高的频率分辨率,并能将测量结果通过红外遥控器显示在液晶屏上。   Abstract:   o make the audio signal analyzer cheaper, smaller and more reliable, this system sends the audio signal to the eight-order butterworth filter, and then amplifies, attenuates, buffers it in a limiting range, transfers the voltage level of the signal before utilizing two MSP430F1611 MCU to realize the audio analysis. One is charged for sampling and dealing with the processed audio signal collected by the 4096 point radix-2 FFT calculation and imposes the window function to improve the frequency resolution. The other one controls the display and realizes the spectrum, periodicity, power distortion analysis in high resolution which is displayed in the LCD screen through the infrared remote control.

    标签: F1611 1611 430F MSP

    上传时间: 2013-12-11

    上传用户:jasonheung