《大话核心网-陈学梁》,学习核心网的好书。本书根据核心网演进的脉络,采用浅显易懂的类比方式,描述了程控交换、七号信令、NGN网络、SIP协议、IMS网络、UMTS PS核心网、LTE EPC核心网、SDN网络等系统,并根据多年的技术理解,论述了核心网演进的基本规律,向读者描述了一张完整的核心网发展图。通过回顾核心网的历史,可以更深入地理解作者对核心网发展的一些思考和结论。本书不是关于核心网的第一本读物,但将会是核心网领域的第一幅技术地图。本书立足于通信从业人员,用浅显易懂的表述方式,全新地阐述了核心网的方方面面,适合高校教师、相关专业的学生、运营商、设备商,以及通信网络规划人员阅读与参考。未经许可,不得以任何方式复制或抄袭本书之部分或全部内容。
标签: 核心网
上传时间: 2022-06-17
上传用户:
1.有三根杆子A,B,C。A杆上有若干碟子 2.每次移动一块碟子,小的只能叠在大的上面 3.把所有碟子从A杆全部移到C杆上 经过研究发现,汉诺塔的破解很简单,就是按照移动规则向一个方向移动金片: 如3阶汉诺塔的移动:A→C,A→B,C→B,A→C,B→A,B→C,A→C 此外,汉诺塔问题也是程序设计中的经典递归问题
上传时间: 2016-07-25
上传用户:gxrui1991
溫度華氏轉變攝氏 #include <stdio.h> #include <stdlib.h> enum x {A,B,C,D,E} int main(void) { int a=73,b=85,c=66 { if (a>=90) printf("a=A等級!!\n") else if (a>=80) printf("73分=B等級!!\n") else if (a>=70) printf("73分=C等級!!\n") else if (a>=60) printf("73分=D等級!!\n") else if (a<60) printf("73分=E等級!!\n") } { if (b>=90) printf("b=A等級!!\n") else if (b>=80) printf("85分=B等級!!\n") else if (b>=70) printf("85分=C等級!!\n") else if (b>=60) printf("85分=D等級!!\n") else if (b<60) printf("85分=E等級!!\n") } { if (c>=90) printf("c=A等級!!\n") else if (c>=80) printf("66分=B等級!!\n") else if (c>=70) printf("66分=C等級!!\n") else if (c>=60) printf("66分=D等級!!\n") else if (c<60) printf("66分=E等級!!\n") } system("pause") return 0 }
上传时间: 2014-11-10
上传用户:wpwpwlxwlx
溫度華氏轉變攝氏 #include <stdio.h> #include <stdlib.h> enum x {A,B,C,D,E} int main(void) { int a=73,b=85,c=66 { if (a>=90) printf("a=A等級!!\n") else if (a>=80) printf("73分=B等級!!\n") else if (a>=70) printf("73分=C等級!!\n") else if (a>=60) printf("73分=D等級!!\n") else if (a<60) printf("73分=E等級!!\n") } { if (b>=90) printf("b=A等級!!\n") else if (b>=80) printf("85分=B等級!!\n") else if (b>=70) printf("85分=C等級!!\n") else if (b>=60) printf("85分=D等級!!\n") else if (b<60) printf("85分=E等級!!\n") } { if (c>=90) printf("c=A等級!!\n") else if (c>=80) printf("66分=B等級!!\n") else if (c>=70) printf("66分=C等級!!\n") else if (c>=60) printf("66分=D等級!!\n") else if (c<60) printf("66分=E等級!!\n") } system("pause") return 0 }
上传时间: 2013-12-12
上传用户:亚亚娟娟123
给定两个集合A、B,集合内的任一元素x满足1 ≤ x ≤ 109,并且每个集合的元素个数不大于105。我们希望求出A、B之间的关系。 任 务 :给定两个集合的描述,判断它们满足下列关系的哪一种: A是B的一个真子集,输出“A is a proper subset of B” B是A的一个真子集,输出“B is a proper subset of A” A和B是同一个集合,输出“A equals B” A和B的交集为空,输出“A and B are disjoint” 上述情况都不是,输出“I m confused!”
标签:
上传时间: 2017-03-15
上传用户:yulg
华为WCDMA全网解决方案:本章首先介绍WCDMA系统不同版本之间演进过程,使读者对WCDMA制式有总体的认识;接着从具体的网络建设角度出发,介绍了华为WCDMA全网解决方案。 10.1 WCDMA演进概述 10.1.1 标准进展概述 WCDMA技术从出现以来逐渐演进发展为R99/R4/R5/R6等多个阶段,其中R99协议于2000年3月(3GPP官方说法是1999年12月)冻结功能,经过两年时间的完善,协议已经成熟;R4协议于2001年3月冻结功能,协议已经稳定。R5协议于2002年3月 (部分功能6月)冻结功能。R6协议预计在2004年12月左右冻结功能。 图10-1 3G协议的发展趋势 WCDMA系统相对于GSM网络和GPRS网络来说,一个最重要的变化就是无线网络的改变。WCDMA网络中,使用无线接入系统RAN来取代了GSM中的基站子系统BSS。 R99版本的WCDMA核心网从网络形态上来说,可以看作是GSM的核心网络和GPRS的核心网络的组合。也即R99的核心网络分为电路域和分组域。电路域与GSM的核心网构造基本相同,分组域与GPRS的核心网构造基本相同。 R4版本的核心网络相对于R99版本来说,最大的变化就在于R99核心网电路域中MSC网元的功能在R4版本中由MSC Server和MGW来完成。其中MSC Server处理信令,MGW处理话音。分组域没有什么变化。具体可参见第三章系统结构的相关内容。 R4协议的核心网络具有TDM和IP两种组网方式。采用TDM方式组网时,R4网络的网络规划建设与R99网络有不少相近之处。比如在建设汇接网络、信令网络等方面,很多考虑都是相同的。采用IP方式组网的时候,R4的网络规划建设则与R99有了不小的区别。 R5版本的核心网络相对于R4版本来说,多了一个IMS(IP多媒体子系统)域,增加了相应的设备和接口;电路域和分组域的网络结构则没有什么大变化。同时由于网络功能的增强,部分设备功能也进行了升级。
上传时间: 2013-07-24
上传用户:13517191407
解读 5G 八大关键技术 【摘要】5G 不是一次革命,5G 是 4G 的延续,我相信 5G 在核心网部分不会有太 大的变动,5G 的关键技术集中在无线部分。 在进入主题之前,我觉得首先应该弄清楚一个问题:为什么需要 5G?不是因 为通信工程师们突然想改变世界,而炮制了一个 5G。是因为先有了需求,才有了 5G。什么需求? 未来的网络将会面对:1000 倍的数据容量增长,10 到 100 倍的无线设备连接, 10 到 100 倍的用户速率需求,10 倍长的电池续航时间需求等等。坦白的讲,4G 网络无法满足这些需求,所以 5G 就必须登场。 但是,5G 不是一次革命。5G 是 4G 的延续,我相信 5G 在核心网部分不会有 太大的变动,5G 的关键技术集中在无线部分。虽然 5G 最终将采用何种技术,目前 还没有定论。不过,综合各大高端论坛讨论的焦点,我今天收集了 8 大关键技术。 当然,应该远不止这些。 1.非正交多址接入技术 (Non-Orthogonal Multiple Access,NOMA) 我们知道 3G 采用直接序列码分多址(Direct Sequence CDMA ,DS-CDMA) 技术,手机接收端使用 Rake 接收器,由于其非正交特性,就得使用快速功率控制 (Fast transmission power control ,TPC)来解决手机和小区之间的远-近问题。 而 4G 网络则采用正交频分多址(
标签: 5G
上传时间: 2022-02-25
上传用户:20125101110
5G传输网(中移动解析版)5G 已经成为当前的研究热点,目标是实现 2020 年规模商用。大家最关心的是 5G 新空口 和新核心网,新空口要满足低频的、高频的、高通量的各种场景,而为了完全满足 5G 新空 口的要求,还需要构建一张新的核心网。 在传输层面,国外很多运营商都在想能不能沿用 3G、4G 的网络。3G、4G 主要是以 IP 化 驱动,将以前的 SDH 时代(同步数字体系,适合非爆发性业务,如语音)的网络升级到 PTN 时代(分组传送网,适合“语音+数据”传输)。在 5G 时代,中国移动是率先提出 5G 需 要新的传输技术,引起了重要的反响。 今天我们探讨一下三个议题:1、5G 技术新的需要,为什么用一个新的传输网络;2、用什 么样的技术才能满足将来 5G 传输的发展,也和大家介绍一下我们新的技术——SPN 技术, 包括整个的协议,技术框架等等;3、面向 100 倍的带宽,真正的成本还是在光这一块,如 何降低光产品成本是核心。
上传时间: 2022-03-01
上传用户:
|- 数据科学速查表 - 0 B|- 迁移学习实战 - 0 B|- 零起点Python机器学习快速入门 - 0 B|- 《深度学习入门:基于Python的理论与实现》高清中文版PDF+源代码 - 0 B|- 《Python生物信息学数据管理》中文版PDF+英文版PDF+源代码 - 0 B|- 《Python深度学习》2018中文版pdf+英文版pdf+源代码 - 0 B|- 《Python编程:从入门到实践》中文版+源代码 - 0 B|- stanford machine learning - 0 B|- Python语言程序设计2018版电子教案 - 0 B|- Python网络编程第三版 (原版+中文版+源代码) - 0 B|- Python机器学习实践指南(中文版带书签)、原书代码、数据集 - 0 B|- python官方文档 - 0 B|- Python编程(第4版 套装上下册) - 0 B|- PyQt5快速开发与实战(pdf+源码) - 0 B|- linux - 0 B|- 征服PYTHON-语言基础与典型应用.pdf - 67.40 MB|- 与孩子一起学编程_中文版_详细书签.pdf - 69.10 MB|- 用Python做科学计算.pdf - 6.10 MB|- 用Python写网络爬虫.pdf - 9.90 MB|- 用Python进行自然语言处理(中文翻译NLTK).pdf - 4.40 MB|- 像计算机科学家那样思考 Python中文版第二版.pdf - 712.00 kB|- 网络爬虫-Python和数据分析.pdf - 6.90 MB|- 图解机器学习.pdf - 59.40 MB|- 凸优化.pdf - 5.70 MB|- 数据挖掘导论.pdf - 2.50 MB|- 数据科学入门.pdf - 13.30 MB|- 数据结构与算法__Python语言描述_裘宗燕编著_北京:机械工业出版社_,_2016.01_P346.pdf - 74.30 MB|- 神经网络与深度学习.pdf - 92.60 MB|- 深入Python3...
标签: python
上传时间: 2022-06-06
上传用户:
ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.
上传时间: 2013-07-01
上传用户:myworkpost