Cadence16.2完全学习手册
上传时间: 2013-11-07
上传用户:zoudejile
Cadence_SPB16.2很好的入门教程
标签: Cadence_SPB 16.2 入门教程 焊盘
上传时间: 2013-10-24
上传用户:liangliang123
1.设计(论文)的主要任务及目标 (1) 研究SOPC理论如何应用于以太网终端设计; (2) 研究如何使用EDK软件和IP核搭建整个设计硬件结构; (3) 在开发板上实现以太网终端设计,验证整个结论。 2.设计(论文)的基本要求和内容 (1) 符合以太网设计的基本概念和原理; (2) 能准确运用EDK软件在嵌入式系统设计中的优势; (3) 选取合适的对象,并构造合理的以太网模型。 图 Xilinx的SOPC设计流程
上传时间: 2013-12-20
上传用户:qwer0574
Allegro16.2中英文菜单
上传时间: 2013-11-10
上传用户:cursor
Allegro16.2中文教程
上传时间: 2014-01-22
上传用户:wys0120
ORCAD9.2安装方法
上传时间: 2013-10-23
上传用户:hulee
MATLAB及其在FPGA中的应用(第2版)
上传时间: 2013-11-02
上传用户:panpanpan
NIOS教程2---点亮你的LED灯NIOS教程2---点亮你的LED灯
上传时间: 2013-10-16
上传用户:wgh_kf
XAPP520将符合2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接 The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems
上传时间: 2013-11-06
上传用户:wentianyou
本文主要介绍Cadence SPB 15.2软件工具所要使用到的PC计算机最低要求配置及其安装的方法。
上传时间: 2013-10-14
上传用户:bcjtao