虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

2.01

  • eSP268 USB 2.0 Camera Bridge Controller

    eSP268 is a USB 2.0 High-speed (HS) and Full-speed (FS) compatible PC cameracontro

    标签: Controller Camera Bridge eSP

    上传时间: 2013-06-06

    上传用户:ice_qi

  • 基于FPGA的MPEG-2预处理TS流复用设计及验证

      本文着重研究了多路数字节目复用器中的对多路预处理TS流复用的原理和基于FPGA的实现方法。首先论述了关于数字电视系统的一些基本概念,介绍了MPEG-2/DVB标准以及数字电视节目专用信息(PSI),并结合多路数字节目复用的基本原理提出了一套基于FPGA的设计方案。通过对复用器输入部分、复用控制逻辑和PCR校正等一系列模块的设计及仿真验证,达到了设计的要求,取得了一定的研究成果。

    标签: FPGA MPEG 预处理 TS流

    上传时间: 2013-06-09

    上传用户:bugtamor

  • MPEG-2传送流特殊信息处理的FPGA实现研究

      本文介绍了如何利用FPGA(FieldProgrammableGateArray)技术来实现传送流特殊信息的处理,其主要内容如下:1.介绍了MPEG-2传送流系统层的语法规范;2.描述了传送流特殊信息之间的结构关系;3.简要介绍了传送流复用的原理和实现方法;4.详细讨论了如何用FPGA技术来实现对特殊信息的处理;整个项目的设计采用VHDL作为程序设计语言,都是以Xilinx的FPGA芯片及其ISE5.2i作为开发系统进行的。

    标签: MPEG FPGA 传送 信息处理

    上传时间: 2013-06-11

    上传用户:410805624

  • 第2章_内存映射1(mpc83xx中文翻译)

    powerpc处理器 MPC8313ERM.pdf 第2章_内存映射1(mpc83xx中文翻译)

    标签: mpc 83 xx 内存映射

    上传时间: 2013-08-06

    上传用户:gps6888

  • 2.4G_PCB天线设计

    此文档中讲了几种常用2.4G天线类型,还有用PCB铜皮做2.4G天线设计的方法,教你怎么样用PCB铜皮做天线。

    标签: G_PCB 2.4 天线设计

    上传时间: 2013-06-25

    上传用户:exxxds

  • wince驱动论文2

    wince驱动论文2 wince开发必备

    标签: wince 驱动 论文

    上传时间: 2013-07-01

    上传用户:qb1993225

  • android开发书籍2

    android开发书籍2 android开发必备

    标签: android 书籍

    上传时间: 2013-06-27

    上传用户:ruixue198909

  • easy,51pro,3.0编程器在2.0的基础上增加了更多的芯片器件

    easy,51pro,3.0编程器在2.0的基础上增加了更多的芯片器件

    标签: easy 3.0 2.0 pro

    上传时间: 2013-07-25

    上传用户:qazwsc

  • 19080flashpgm 3.01破解版下载

    flashpgm 3.01 破 解 版 下 载

    标签: flashpgm 19080 3.01 破解版

    上传时间: 2013-07-26

    上传用户:凤临西北

  • (2,1,9)软判决Viterbi译码器的设计与FPGA实现

    卷积码是无线通信系统中广泛使用的一种信道编码方式。Viterbi译码算法是一种卷积码的最大似然译码算法,它具有译码效率高、速度快等特点,被认为是卷积码的最佳译码算法。本文的主要内容是在FPGA上实现约束长度为9,码率为1/2,采用软判决方式的Viterbi译码器。 本文首先介绍了卷积码的基本概念,阐述了Viterbi算法的原理,重点讨论了决定Viterbi算法复杂度和译码性能的关键因素,在此基础上设计了采用“串-并”结合运算方式的Viterbi译码器,并在Altera EP1C20 FPGA芯片上测试通过。本文的主要工作如下: 1.对输入数据采用了二比特四电平量化的软判决方式,对欧氏距离的计算方法进行了简化,以便于用硬件电路方式实现。 2.对ACS运算单元采用了“串-并”结合的运算方式,和全并行的设计相比,在满足译码速度的同时,节约了芯片资源。本文中提出了一种路径度量值存储器的组织方式,简化了控制模块的逻辑电路,优化了系统的时序。 3.在幸存路径的选择输出上采用了回溯译码方法,与传统的寄存器交换法相比,减少了寄存器的使用,大大降低了功耗和设计的复杂度。 4.本文中设计了一个仿真平台,采用Modelsim仿真器对设计进行了功能仿真,结果完全正确。同时提出了一种在被测设计内部插入监视器的调试方法,巧妙地利用了Matlab算法仿真程序的输出结果,提高了追踪错误的效率。 5.该设计在Altera EP1C20 FPGA芯片上通过测试,最大运行时钟频率110MHz,最大译码输出速率10.3Mbps。 本文对译码器的综合结果和Altera设计的Viterbi译码器IP核进行了性能比较,比较结果证明本文中设计的Viterbi译码器具有很高的工程实用价值。

    标签: Viterbi FPGA 软判决 译码器

    上传时间: 2013-07-23

    上传用户:叶山豪