用于USB20芯片CY7C68013和FPGA之间的通信
用于USB20芯片CY7C68013和FPGA之间的通信...
用于USB20芯片CY7C68013和FPGA之间的通信...
VHDL语言的高频时钟分频模块。一种新的分频器实现方法。...
摘要:本文主要介绍以CPLD 芯片进行十字路口的交通灯的设计,用CPLD 作为交通灯控制器的主控芯片,采用VHDL\r\n语言编写控制程序,利用CPLD的可重复编程和在动态系统重构的特性,大大地提高了数字系统设计的灵活性和通用性。\r\n关键词:CPLD;VHDL;交通灯控制器\r\n中图分类号:T...
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点...
大型设计中FPGA的多时钟设计策略,希望有需要的人喜欢...