赛灵思推出业界首款自动化精细粒度时钟门控解决方案,该解决方案可将 Virtex®-6 和 Spartan®-6 FPGA 设计方案的动态功耗降低高达 30%。赛灵思智能时钟门控优化可自动应用于整个设计,既无需在设计流程中添加更多新的工具或步骤,又不会改变现有逻辑或时钟,从而避免设计修改。此外,在大多数情况下,该解决方案都能保留时序结果。
上传时间: 2015-01-02
上传用户:wutong
对高速PCB中的微带线在多种不同情况下进行了有损传输的串扰仿真和分析, 通过有、无端接时改变线间距、线长和线宽等参数的仿真波形中近端串扰和远端串扰波形的直观变化和对比, 研究了高速PCB设计中串扰的产生和有效抑制, 相关结论对在高速PCB中合理利用微带线进行信号传输提供了一定的依据.
上传时间: 2015-01-02
上传用户:haohao
当设计高速信号PCB或者复杂的PCB时,常常需要考虑信号的干扰和抗干扰的问题,也就是设计这样的PCB时,需要提高PCB的电磁兼容性。为了实现这个目的,除了在原理图设计时增加抗干扰的元件外,在设计PCB时也必须考虑这个问题,而最重要的实现手段之一就是使用高速信号布线的基本技巧和原则。 高速信号布线的基本技巧包括控制走线长度、蛇形布线、差分对布线和等长布线,使用这些基本的布线方法,可以大大提高高速信号的质量和电磁兼容性。下面分别介绍这些布线方法的设置和操作。
上传时间: 2015-01-02
上传用户:gtzj
Protel Schematic:
上传时间: 2015-01-02
上传用户:defghi010
本内容汇总了近30个PCB布线知识面试题是PCB工程师必备的知识点总结,也是面试者需要的知识。如何处理实际布线中的一些理论冲突的问题,在高速设计中,如何解决信号的完整性问题?差分布线方式是如何实现的?对于只有一个输出端的时钟信号线,如何实现差分布线?等问题
上传时间: 2015-01-02
上传用户:eastimage
We would like to welcome you as a user of the Allegro CX, a rugged, handheld fi eld PC for data collection. Developed with the input of data collection professionals worldwide, the Allegro CX is adaptable and versatile for use in a wide variety of data collection environments. The Allegro CX continues to utilize our ergonomic, lightweight design that is standard in our line of Allegro Field PCs. This design makes your Allegro easy to use for extended periods while moving to and from data collection sites in the fi eld.
上传时间: 2015-01-02
上传用户:zhangyi99104144
在使用DBCA之前,先检视一下目前环境。以我的系统为例:作业系统为SUSE LINUX 7.2,安装了oracle 9i Enterprise Edition Release 9.0.1,Oracle 9i资料库的oraclde SID设定为ora901.
上传时间: 2015-01-02
上传用户:13188549192
第2章 绘制电路原理图 2.1 Protel99SE原理图编辑器2.2 原理图绘制入门2.3 层次电路图设计2.4 电气规则检查与网络表生成2.5 输出原理图信息本章小结
上传时间: 2013-11-01
上传用户:123454
提出了一种基于FPGA的时钟跟踪环路的设计方案,该方案简化了时钟跟踪环路的结构,降低了时钟调整电路的复杂度。实际电路测试结果表明,该方案能够使接收机时钟快速准确地跟踪发射机时钟的变化,且时钟抖动小、稳准度高、工作稳定可靠。
上传时间: 2015-01-02
上传用户:bhqrd30
如果符合以下条件,则无论是以原文形式,且不论是否修改,再分发和使用本文档都是被允许的.
上传时间: 2015-01-02
上传用户:gdgzhym