基于开关转换器的高速ADC供电方案
针对高速ADC设计的稳定供电方案,采用开关转换器实现低噪声、高效率供电,已通过多个工业级项目验证,可直接用于生产环境的电源设计。...
针对高速ADC设计的稳定供电方案,采用开关转换器实现低噪声、高效率供电,已通过多个工业级项目验证,可直接用于生产环境的电源设计。...
14位高精度高速AD转换器AD9244 14位高精度高速AD转换器AD924414位高精度高速AD转换器AD92...
高速数据转换器评估平台(HSDCEP)是基于PC的平台,提供评估Maxim RF数/模转换器(RF-DAC,支持更新速率≥ 1.5Gsps)和Maxim数字上变频器(DUC)的齐全工具。HSDCEP可以在每对数据引脚产生速率高达1.25Gbps的测试码型,支持多达4条并行16位LVDS总线...
高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。...
高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。...