虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

高速设计

  • 基于DS80C320的路由器交换网板控制模块的设计与实现

    介绍了采用Dallas 公司的高速处理器DS80C320 设计和实现的路由器交换网板控制模块,给出了控制模块的硬件结构图,并阐明了控制模块对交换芯片的控制功能。

    标签: C320 320 80C DS

    上传时间: 2013-12-16

    上传用户:erkuizhang

  • 高速互连 (第9版本)

    美信公司的高速互连 (第9版本) 资料,主要内容有: 3mm x 3mm串行器支持微型安全摄像机设计 .2吉比特、多端口、LVDS交叉点开关,有效降低系统成本 ...318位、智能型双向LVDS SerDes,无需CAN或LIN接口 .....4带有LVDS系统接口的GMSL SerDes,电路板尺寸缩减50% ....5GMSL SerDes提供完备的数字视频、音频和控制数据支持 6利用HDCP GMSL SerDes实现安全的数据传输 ....7降低汽车导航系统的EMI和成本 ....821位、直流平衡LVDS解串器,可编程扩频 .....9选型指南 ....10

    标签: 高速互连 版本

    上传时间: 2014-12-05

    上传用户:athjac

  • 基于RocketIO的高速串行协议设计与实现

    采用Xilinx 公司Virtex- II Pro 系列FPGA 内嵌得SERDES 模块———RocketIO 作为高速串行协议的物理层, 利用其8B/10B的编解码和串化、解串功能, 实现了两板间基于数据帧的简单高速串行传输, 并在ISE 环境中对整个协议进行了仿真, 当系统频率为100MHz, 串行速率在2Gbps 时, 在验证板上用chipscope 抓取的数据表明能够实现两板间数据的高速无误串行传输。关键词: RocketIO;高速串行传输;SERDES;协议

    标签: RocketIO 高速串行 协议设计

    上传时间: 2013-10-21

    上传用户:xy@1314

  • 基于CY7C68013A的FPGA配置和通信接口设计

    为了同时实现计算机对FPGA进行在线配置和高速数据传输,提出了一种基于CY7C68013A芯片的USB2.0接口设计方案。介绍了以CY7C68013A芯片为核心的系统硬件电路设计和软件编程,详细分析了CY7C68013A固件程序设计方法。CY7C68013A芯片在配置FPGA时受芯片内部CPU控制,配置速度为6 Mb/s,而在数据传输时采用从属FIFO模式以实现高速数据通信。该方案可以广泛应用到软件无线电项目开发中。

    标签: 68013A C68013 68013 FPGA

    上传时间: 2014-12-29

    上传用户:三人用菜

  • 基于多核处理器的弹载嵌入式系统设计研究

    基于实现目标探测识别以及高精度目标信息测量等复杂处理算法的目的,采用单片多核DSP TMS320C6678构成弹载高速多任务实时嵌入式处理平台,通过数据流处理模式的并行软件设计方法,将系统处理任务均衡分配到各处理器内核,以实现实时并行处理,提升弹载信息处理系统的功能和性能。开展基于多核处理器的并行软件研制、充分发挥多核处理能力将成为弹载嵌入式系统软件设计的新课题。

    标签: 多核处理器 嵌入式系统设计

    上传时间: 2013-11-23

    上传用户:璇珠官人

  • 基于STM32和FPGA的CAN总线运动控制器的设计

    运用低功耗C0rtex-M3微控制器STM32F103VBT6和FPGA芯片设计一种基于CAN总线的运动控制器。介绍系统的体系结构、主要硬件设计和软件结构。利用FPGA高速处理能力实现控制算法,与外界通信采用STM32和CAN总线技术,系统稳定可靠,另外,将设计好的FPGA程序或是C程序进行封装,系统的可移植性强。

    标签: FPGA STM CAN 32

    上传时间: 2013-10-30

    上传用户:woshini123456

  • 基于SPI总线的多路数据采集系统的设计

    文中采用高精度AD芯片AD7891与C8051F040单片机组成高速数据采集系统,通过SPI总线,将AD7891与C8051F040直接连接,方便的实现了8路模拟量的高速采集和传输,并给出了SPI总线的接口电路及软件设计。

    标签: SPI 总线 多路数据采集

    上传时间: 2014-12-30

    上传用户:透明的心情

  • ARM-LINUX平台的USB采集卡设备驱动程序的设计

    将ARM - L INUX平台作为USB主机,数据采集卡作为USB设备,设计一套通过USB总线传输数据的高速数据采集系统。针对数据采集卡,着重讲述USB字符设备驱动程序的设计。

    标签: ARM-LINUX USB 采集卡 设备驱动

    上传时间: 2013-10-23

    上传用户:asdfasdfd

  • 米波有源相控阵数字化TR组件设计

    本文设计了一套完整的数字化 T/R 组件框图、电路。并主要对大功率固态放大器和数字接收系统进行了硬件设计和实验。针对数字化 T/R 组件在雷达上应用所面临的一些问题,包括:多通道的检测和校准;系统噪声系数的等效;高速串行传输技术的选用以及分布式频率源对系统的影响,本文进行了相关的分析。

    标签: 有源相控阵 数字化 TR组件

    上传时间: 2014-12-30

    上传用户:ewtrwrtwe

  • UHF读写器设计中的FM0解码技术

       针对UHF读写器设计中,在符合EPC Gen2标准的情况下,对标签返回的高速数据进行正确解码以达到正确读取标签的要求,提出了一种新的在ARM平台下采用边沿捕获统计定时器数判断数据的方法,并对FM0编码进行解码。与传统的使用定时器定时采样高低电平的FM0解码方法相比,该解码方法可以减少定时器定时误差累积的影响;可以将捕获定时器数中断与数据判断解码相对分隔开,使得中断对解码影响很小,实现捕获与解码的同步。通过实验表明,这种方法提高了解码的效率,在160 Kb/s的接收速度下,读取一张标签的时间约为30次/s。 Abstract:  Aiming at the requirement of receiving correctly decoded data from the tag under high-speed communication which complied with EPC Gen2 standard in the design of UHF interrogator, the article introduced a new technology for FM0 decoding which counted the timer counter to judge data by using the edge interval of signal capture based on the ARM7 platform. Compared with the traditional FM0 decoding method which used the timer timed to sample the high and low level, the method could reduce the accumulation of timing error and could relatively separate capture timer interrupt and the data judgment for decoding, so that the disruption effect on the decoding was small and realizd synchronization of capture and decoding. Testing result shows that the method improves the efficiency of decoding, at 160 Kb/s receiving speed, the time of the interrogator to read a tag is about 30 times/s.

    标签: UHF FM0 读写器 解码技术

    上传时间: 2013-11-10

    上传用户:liufei