本书既可供学生使用也可供专业人员使用。对于高速联网领域感兴趣的专业人员可将本书作为基础参考书用于自修。作为教材,本书适于高年级本科生和研究生使用。书中讨论了许多高深的论题,同时也对需要涉及的基本论题进行了简要讨论。在第1部分、第2部分之后的各部分是相互独立的。如果将本书作为一门较简短课程的教材,可以少选几个部分。而各部分之间的教学次序则可以随意安排。
上传时间: 2013-11-23
上传用户:xjy441694216
美信公司的高速互连 (第9版本) 资料,主要内容有: 3mm x 3mm串行器支持微型安全摄像机设计 .2吉比特、多端口、LVDS交叉点开关,有效降低系统成本 ...318位、智能型双向LVDS SerDes,无需CAN或LIN接口 .....4带有LVDS系统接口的GMSL SerDes,电路板尺寸缩减50% ....5GMSL SerDes提供完备的数字视频、音频和控制数据支持 6利用HDCP GMSL SerDes实现安全的数据传输 ....7降低汽车导航系统的EMI和成本 ....821位、直流平衡LVDS解串器,可编程扩频 .....9选型指南 ....10
上传时间: 2014-12-05
上传用户:athjac
采用Xilinx 公司Virtex- II Pro 系列FPGA 内嵌得SERDES 模块———RocketIO 作为高速串行协议的物理层, 利用其8B/10B的编解码和串化、解串功能, 实现了两板间基于数据帧的简单高速串行传输, 并在ISE 环境中对整个协议进行了仿真, 当系统频率为100MHz, 串行速率在2Gbps 时, 在验证板上用chipscope 抓取的数据表明能够实现两板间数据的高速无误串行传输。关键词: RocketIO;高速串行传输;SERDES;协议
上传时间: 2013-10-21
上传用户:xy@1314
高速铁路振动荷载的模拟研究
上传时间: 2013-11-21
上传用户:qq527891923
置位/复位电路有多种设计方法,应根据成本预算和设置的磁场分辨率来选择最佳方案。置位脉冲和复位脉冲对传感器所起的作用是基本一样的,唯一的区别是传感器的输出改变正负号。
上传时间: 2013-10-17
上传用户:名爵少年
介绍了一种基于多DSP的并行处理系统设计与实现,以及其在分布式雷达组网航迹融合中的实际应用。重点介绍了该系统由1块系统主板和4块TS201处理板卡组成的原理和结构,即系统内主板与处理板卡的板级并行设计、单块板卡多DSP并行结构的设计、板级间,单块板卡内传输通道的设计。通过具体应用说明,该多DSP并行处理系统充分体现了航迹融合的实时、高速特性,作为硬件处理平台具备高速、通用的特点。
上传时间: 2014-09-01
上传用户:671145514
采用DQPSK 调制方式对NRZ, RZ 和CSRZ 3 种码型进行调制, 研究40 Gb/ s 高速传输系统中这3 种不同类型的光信号。使用色散补偿方式对高速光纤传输系统进行200 kM 的模拟仿真, 比较不同码型的系统传输特性。分析表明CS- RZ- DQPSK 调制格式, 在较宽的入纤功率范围内都能取得最小的眼图张开代价。
上传时间: 2013-10-17
上传用户:YKLMC
文中在FFT基础上,运用高低通滤波器原理,采用精确计算得出多普勒频率偏差的方法,从而提高了频率、目标速度的测量精度。计算机仿真和外场试验结果均表明了此方法的有效性。目前该方法已应用于某单脉冲跟踪雷达系统。
上传时间: 2013-10-30
上传用户:qingdou
简要阐述了高速PCB设计的主要内容, 并结合Cadence软件介绍其解决方案比较了传统高速设计方法与以Cadence为代表的现代高速PCB设计方法的主要差异指出在进行高速设计过程中必须借助于EDA软件工具进行定性和定童分析, 进行仿真测试, 才能保证设计成功
上传时间: 2013-11-14
上传用户:emhx1990
本书介绍了Cygnal集成产品公司的C8051Fxxx高速片上系统(SOC)单片机的硬件结构和工作原理,详细阐述了C8051Fxxx的定时器、可编程计数器阵列(PCA)、串行口、SMBus/I2C接口、SPI总线接口、ADC、DAC、比较器、复位源、振荡器、看门狗定时器、JTAG接口等外设或功能部件的结构和使用方法。
上传时间: 2013-10-26
上传用户:born2007