高速网络
共 71 篇文章
高速网络 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 71 篇文章,持续更新中。
ADI技术指南合集之射频
ADI技术指南合集(第一版)射频及高速器件,
信号分离电路(ppt)
<P>第四章 信号分离电路<BR> <BR>第四章 信号分离电路第一节 滤波器的基本知识<BR>一、滤波器的功能和类型<BR>1、功能:滤波器是具有频率选择作用的电路或运算处理系统,具有滤除噪声和分离各种不同信号的功能。<BR>2、类型:<BR>按处理信号形式分:模拟滤波器和数字滤波器<BR>按功能分:低通、高通、带通、带阻<BR>按电路组成分:LC
凌力尔特数字系统的线性电路
<p>
凌力尔特数字系统的线性电路—凌力尔特一直致力服务全球模拟产品用户,满足日益增长的严格模拟产品设计的需求。公司具有超强的创新能力,每年推出的新产品超过200款,该公司产品的应用领域包括电信、蜂窝电话、网络产品、笔记本电脑和台式电脑等等。</p>
<p>
<img alt="" src="http://dl.eeworm.com/ele/img/319641-111231151
高增益K波段MMIC低噪声放大器
<p>
</p>
<div>
基于0.25gm PHEMT工艺,给出了两个高增益K 波段低噪声放大器.放大器设计中采用了三级级联增加栅宽的电路结构,通过前级源极反馈电感的恰当选取获得较高的增益和较低的噪声;采用直流偏置上加阻容网络,用来消除低频增益和振荡;三级电路通过电阻共用一组正负电源,使用方便,且电路性能较好,输入输出驻波比小于2.0;功率增益达24dB;噪声系数小于3.5dB
高速电路设计与实现
通常认为如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),就称为高速电路。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-120425150924135.jpg" /><br />
带有增益提高技术的高速CMOS运算放大器设计
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流
华为《高速数字电路设计教材》
华为《高速数字电路设计教材》
一种基于LBT的分布式图像压缩算法
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">无线多媒体传感器网络(WMSNs)中传感器节点采集的数据量非常大,在传输前需对大数据量的多媒体信息进行压缩处理,但是单节点能源受限,存储、处理能力相对较
双通道通用精密运算放大器评估板
<div>
EVAL-PRAOPAMP-2R/2RU/2RM评估板支持采用SOIC、TSSOP和MSOP封装的双运算放大器。它能以不同的应用电路和配置为用户提供多种选择和广泛的灵活性。该评估板不是为了用于高频器件或高速放大器。但是,它为用户提供了不同电路类型的多种组合,包括有源滤波器、仪表放大器、复合放大器,以及外部频率补偿电路。本应用笔记会给出几个应用电路的例子。<br />
<img al
基于改进粒子群算法的舰船电力系统网络重构
<span id="LbZY">舰船电力系统网络重构可以看作为一个多目标、多约束、多时段、离散化的非线性规划最优问题。根据舰船电力系统特点,提出了一种改进的粒子群优化算法。在传统粒子群算法的基础上,运用混沌优化理论进行初始化粒子的初始种群,提升初始解质量;同时,引进遗传操作以改进粒子群算法易陷入局部极值的缺点。通过对典型的模型仿真表明,该算法具有更好的寻优性能,并且有效地提高了故障恢复的速度与精度
AN-835高速ADC测试和评估
<div>
本应用笔记将介绍ADI公司高速转换器部门用来评估高速ADC的特征测试和生产测试方法。本应用笔记仅供参考,不能替代产品数据手册<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-130R11P346227.jpg" style="width: 311px; height: 352px; " />
5 Gsps高速数据采集系统的设计与实现
<p>
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数
传输线变压器在射频功率放大器中的应用
<div>
介绍由传输线变压器(又称为魔T 混合网络) 构成功率合成和功率分配的工作原理以及在射频大功率放大器中的应用。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-12021G64640104.jpg" />
高速放大器技术
<p>
</p>
<div>
This publication represents the largest LTC commitmentto an application note to date. No other application noteabsorbed as much effort, took so long or cost so much.This level o
紧凑式高速贴片机XP-142E/XP-143E系统手册
紧凑式高速贴片机XP-142E/XP-143E系统手册
黑魔书(逻辑门的高速特性)pdf下载
在数字设备的设计中,功耗、速度和封装是我们主要考虑的3个问题,每位设计者都希望<BR>功耗最低、速度最快并且封装最小最便宜,但是实际上,这是不可能的。我们经常是从各种型号<BR>规格的逻辑芯片中选择我们需要的,可是这些并不是适合各种场合的各种需要。<BR>当一种明显优于原来产品的新的技术产生的时候,用户还是会提出各方面设计的不同需<BR>求,因此所有的逻辑系列产品实际上都是功耗、速度与封装的一种折
时钟分相技术应用
<p>
摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br />
关键词: 时钟分相技术; 应用<br />
中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203<br />
时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br />
性能。尤其现代电子系统对性
TLC5510应用
8位高速AD转换器TLC5510的应用
高超声速飞行器的轨迹设计与仿真研究
<span id="LbZY">针对高超声速飞行器高速度、高升限、远巡航距离的特点,以高超声速巡航导弹X-43A为研究对象,对其动力学特性进行分析研究,建立飞行轨迹仿真所需要的气动模型、动力模型以及质量模型;并模拟高超声速巡航导弹X-43A试飞试验的飞行轨迹,建立各飞行段弹道仿真模型,构造飞行轨迹并进行仿真验证。仿真结果表明,所得到的轨迹符合高超声速飞行器的实际飞行情况,验证了该轨迹设计方法的可行
基于BP神经网络的PID控制器的研究与实现
基于BP神经网络的PID控制器的研究与实现:<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-120401152159417.jpg" />