这是一份指导制作USB接口的高速电路PCB版图的文档(英文)。
上传时间: 2013-12-11
上传用户:baitouyu
收集一些集成电路接口常用的标准,如ISA,PCI,232等,很全
上传时间: 2016-02-09
上传用户:tianyi223
DSP和具有标准的并行ATA 硬盘接口之间的驱动程序,用于硬盘的读写。详细见readme.txt
上传时间: 2016-03-01
上传用户:busterman
PHILIPS的D12芯片是一款具有并行总线和局部DMA传输能力的高速USB接口器件,源代码c公开
上传时间: 2013-12-22
上传用户:2404
高速数据采集系统设计和CPCI接口研究(硕士论文)
上传时间: 2013-12-18
上传用户:1159797854
介绍一个基于USB2.0接口和DSP的高速数据采集处理系统的工作原理、设计及实现。该高速数据采集处理系统采用TI公司TMS320C6000数字信号处理器和CYPRESS公司的USB2.0接口芯片,可以实现高速采集和实时处理,有着广泛的应用前景。
上传时间: 2016-03-13
上传用户:wyc199288
1,这是一个标准的SPI总线接口程序代码. 2,可以读写SPI接口的电子器件或设备.
上传时间: 2014-11-23
上传用户:fandeshun
PDIUSBD12 是一款带有并行总线和局部DMA传输能力的高速USB 接口器件固件设计的目标就是 使PDIUSBD12 在USB 上达到最大的传输速率外围设备例如打印机扫描仪外部的海量存储器和数码 相机都可使用PDIUSBD12 在USB 上传输数据这些设备的CPU 要忙于处理许多设备控制和数据以及图像 处理等任务PDIUSBD12 的固件设计成完全的中断驱动当CPU 处理前台任务时USB 的传输可在后台 进行这就确保了最佳的传输速率和更好的软件结构同时简化了编程和调试 后台ISR 中断服务程序和前台主程序循环之间的数据交换通过事件标志和数据缓冲区来实现例 如PDIUSBD12 的批量输出端点可使用循环的数据缓冲区当PDIUSBD12 从USB 收到一个数据包那 么就对CPU 产生一个中断请求CPU 立即响应中断在ISR中固件将数据包从PDIUSBD12 内部缓冲区 移到循环数据缓冲区并在随后清零PDIUSBD12 的内部缓冲区以使能接收新的数据包CPU 可以继续它当 前的前台任务直到完成例如打印当前页然后返回到主循环检查循环缓冲区内是否有新的数据并开始其 它的前台任务
上传时间: 2016-04-10
上传用户:13160677563
这个代码是基于JADE X90+ wm8976 的 ALSA标准接口的驱动
上传时间: 2016-04-25
上传用户:GHF
介绍了一种基于大规模FPGA及高性能DSP芯片的机载雷达信号处理嵌入式系统的设计方案及设计实现。 采用标准的VME总线及基于FPGA内嵌MGT的高速串行互连技术,具有实时性强、集成度高以及软硬件可编程易于系统 扩展及重构的特点。
上传时间: 2016-05-11
上传用户:youmo81