虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

高速<b>数字电路</b>

  • 基于FPGA的高速IIR数字滤波器

    数字滤波器是现代数字信号处理系统的重要组成部分之一。ⅡR数字滤波器又是其中非常重要的一类虑波器,因其可以较低的阶次获得较高的频率选择特性而得到广泛应用。 本文研究了ⅡR数字滤波器的常用设计方法,在分析各种ⅡR实现结构的基础上,利用MATLAB针对并联型结构的ⅡR数字滤波器做了多方面的仿真,从理论分析和仿真情况确定了所要设计的ⅡR数字滤波器的实现结构以及中间数据精度。然后基于FPGA的结构特点,研究了ⅡR数字滤波器的FPGA设计与实现,提出应用流水线技术和并行处理技术相结合的方式来提高ⅡR数字滤波器处理速度的方法,同时又从ⅡR数字滤波器的结构特性出发,提出利用ⅡR数字滤波器的分解技术来改善ⅡR滤波器的设计。在ⅡR实现方面,本文采用Verilog HDL语言编写了相应的硬件实现程序,将内置SignalTap Ⅱ逻辑分析器的ⅡR设计下载到FPGA芯片,并利用Altera公司的SignalTap Ⅱ逻辑分析仪进行了定性测试,同时利用HP频谱仪进行定性与定量的观测,仿真与实验测试结果表明设计方法正确有效。

    标签: FPGA IIR 数字滤波器

    上传时间: 2013-04-24

    上传用户:lmq0059

  • 华为内部资料大全2-2.zip

    华为印刷电路板PCB设计规范.pdf 华为硬件工程师手册-内部资料-.pdf 热设计技术规范.pdf 无线通讯技术-华为-201页-4.8M.pdf 电容的介绍和深入__华为内部资料_.pdf 华为《高速数字电路设计教材》.pdf

    标签: zip 华为

    上传时间: 2013-04-24

    上传用户:顶得柱

  • 基于FPGA的全数字锁相环的设计

    随着现代集成电路技术的发展,锁相环已经成为集成电路设计中非常重要的一个部分,所以对锁相环的研究具有积极的现实意义。然而传统的锁相环大多是数模混合电路,在工艺上与系统芯片中的数字电路存在兼容问题。因此设计一...

    标签: FPGA 全数字 锁相环

    上传时间: 2013-06-09

    上传用户:mosliu

  • 数字电子技术实验与实训教程

    本书是《数字电子技术》的配套教材。全书分五个部分:第一部分为实验基础知识,第二部分为基本实验,第三、四部分为综合设计性实训,安排了智力竞赛抢答器、电子秒表、拔河游戏机、31/2 位直流数字电压表等8 个综合设计性实训内容;第五部分为EWB及数字电路实验仿真。

    标签: 数字电子技术 实验 教程

    上传时间: 2013-05-17

    上传用户:himbly

  • Verilog HDL数字设计与综合(第二版)

    ·本书从用户的角度全面阐述了Verilog HDL语言的重要细节和基本设计方法,并详细介绍了Verilog 2001版的主要改进部分。本书重点关注如何应用Verilog语言进行数字电路和系统的设计和验证,而不仅仅讲解语法。全书从基本概念讲起,并逐渐过渡到编程语言接口以及逻辑综合等高级主题。书中的内容全部符合Verilog HDL IEEE 1364-2001标准。本书适合电子、计算机、自动控制等专业

    标签: Verilog nbsp HDL 数字设计

    上传时间: 2013-04-24

    上传用户:gyq

  • 新编电子电路大全

    ·新编电子电路大全  第1卷  家用与民用电路.pdf新编电子电路大全  第2卷 通用模拟电路.pdf新编电子电路大全  第3卷  通用数字电路.pdf新编电子电路大全  第4卷,测量与传感电路.pdf新编电子电路大全  第5卷  通信电路.pdf新编电子电路大全  第6卷  特殊应用电路.pdf

    标签: 新编电子 电路

    上传时间: 2013-04-24

    上传用户:15953929477

  • 常用数字逻辑功能都在CPLD器件上用VHDL语言实现

    利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点

    标签: CPLD VHDL 数字逻辑 器件

    上传时间: 2013-08-11

    上传用户:hn891122

  • CPLD、FPGA在EL显示模块及接口电路中的应用

    CPLD、FPGA在EL显示模块及接口电路中的应用,cpld实现数字电路取代,fpga取代液晶显示专用控制芯片。

    标签: CPLD FPGA 显示模块 接口电路

    上传时间: 2013-08-31

    上传用户:181992417

  • 基于MPC92433的高频时钟电路的设计

    提出一种高频时钟电路的设计方案。利用一款先进的可编程时钟合成器MPC92433,基于FPGA的控制,实现4对LVDS信号输出。系统经过测试,输出时钟信号频率达到1 GHz,可以广泛应用到各种数字电路设计中。

    标签: 92433 MPC 高频时钟 电路

    上传时间: 2013-10-18

    上传用户:123456wh

  • 电子电路制作大全

    电子电路制作大全[PDF共6本] 第1卷 家用与民用电路 第2卷 通用模拟电路 第3卷 通用数字电路 第4卷 测量与传感电路 第5卷 通信电路 第6卷 特殊应用电路

    标签: 电子电路 制作大全

    上传时间: 2013-11-08

    上传用户:1234567890qqq