面向信号处理的FPGA和DSP综合设计。
上传时间: 2013-10-10
上传用户:baiom
数字信号处理的原理,PPT格式 过去,信号处理一直采用模拟设备来 完成。近代,数字计算机的出现和大规模 集成技术的高速发展,为信号处理提供了 强有力的手段。在电子技术各个领域,例 如雷达、声纳、语言通信、数字通讯等, 正日益广泛的用数字方法替代模拟方法实 现信号处理。因此,从本世纪60年代以来, 逐步形成了一门新的学科——数字信号处 理。
标签: 数字信号处理
上传时间: 2013-12-11
上传用户:iswlkje
针对多DSP 共享总线的通用信号处理板卡, 介绍了基于PCI9054 和CPCI 总线的接口设计, 分析了通用WDM总线驱动程序的开发。采用Verilog HDL 用CPLD 设计控制时序实现了DSP 和 CPCI 总线桥接器PCI9054 之间的普通传输和高速DMA 传输。驱动程序采用DriverWorks 和Windows 驱动开发包DDK 进行开发, 具有很好的通用性和可移植性。
上传时间: 2013-12-24
上传用户:tedo811
现代雷达普遍采用相参信号处理,而如何获得高精度基带数字正交( I , Q) 信号是整个系统信号处理成败的关键,以前通常的做法是采用模拟相位检波器得到I、Q信号,其正交性能一般为:幅度平衡在2 % 左右, 相位正交误差在2°左右,即幅相误差引入的镜像功率在- 34dB 左右。这限制了信号处理器性能的提高, 为此, 近年来提出了对低中频直接采样恢复I、Q 信号的数字相位检波器。随着高位、高速A/ D 的研制成功和普遍应用,使得数字相位检波方法的实现成为可能。 对信号进行中频直接采样和数字正交处理后,产生的I 支路和Q 支路信号序列在时间上会错开一个采样间隔,需要进行定序处理,恢复成同步输出的I、Q 两路信号序列。
上传时间: 2016-12-27
上传用户:yxgi5
中频验波是对信号进行中频直接采样和数字正交处理后,产生的I 支路和Q 支路信号序列在时间上会错开一个采样间隔,需要进行定序处理,恢复成同步输出的I、Q 两路信号序列。现代雷达普遍采用相参信号处理,而如何获得高精度基带数字正交( I , Q) 信号是整个系统信号处理成败的关键,以前通常的做法是采用模拟相位检波器得到I、Q信号,其正交性能一般为:幅度平衡在2 % 左右, 相位正交误差在2°左右,即幅相误差引入的镜像功率在- 34dB 左右。这限制了信号处理器性能的提高, 为此, 近年来提出了对低中频直接采样恢复I、Q 信号的数字相位检波器。随着高位、高速A/ D 的研制成功和普遍应用,使得数字相位检波方法的实现成为可能。
上传时间: 2016-12-27
上传用户:kr770906
作为一种全新的探测技术,激光雷达已广泛应用于大气、陆地、海洋探测、空中交会对接、侦察成像、化学试剂探测等领域。与传统雷达技术相比,激光雷达是一种通过发射特定波长的激光,处理并分析回波信号,实现目标探测的技术,具有高测量精度、精细的时间和空间分辨率,以及极大的探测距离等优点,目前已成为一种重要的探测手段。激光雷达探测系统需采用硬件电路实现系统的控制以及回波信号的处理、分析,从而实现目标距离、速度、姿态等参数的测量,因此研制高速、高精度、性能稳定、性价比高、保密性强的处理电路,对提升激光雷达探测系统的整体性能有着十分重要的意义。 激光雷达系统控制及信号处理电路有多种实现方案,传统的MCU实现方案较为普遍,但受线程的带宽限制,且难以提高系统的精度与复杂性;采用 FPGA、ARM或DSP实现信号处理架构,一定程度上提高了系统的带宽与复杂度,但成本较高,功耗较大,且开发周期较长。针对目前激光目标探测系统中,对系统控制复杂度,信号处理实时性,整体性能与功耗等要求,论文提出了一种基于 CPLD与MCU架构的电路改进方案。该方案采用高速并行的现场可编程PLD器件,完成相关电路的控制与回波信号的实时处理、分析;同时选用线程处理优势较强的MCU,实现相关信号的控制与高速串口的收发,完成PC软件终端的通信。 本文结合所提出的基于 CPLD与 MCU架构的硬件电路设计方案,选用了Altera的MAX II CPLD器件EPM240T100C5N,以及宏晶科技公司的增强型单片机STC12LE5A60S2,实现了激光雷达系统控制及信号处理等功能。文中详细介绍了实验系统的设备资源与硬件电路的模块化设计,完成了相关外设的驱动控制,并采用 CPLD与 MCU完成了回波信号的采集、处理与分析,最终通过与所设计PC软件终端的通信,实现与硬件电路板的实时数据上传。 目前板卡在100MHz主频下工作,可完成10kHz激光器的触发,并行实现回波信号的实时处理与分析,以及921600波特率下的高速串口通信。结合激光雷达实验系统,多次进行硬件电路的测试与实验,表明本文设计的激光雷达系统控制及信号处理硬件电路功能正常,性能稳定,且功耗低,保密性强,符合设计的需求,实验证明本文所提出方案的具有一定的可...
上传时间: 2022-05-28
上传用户:xsr1983
文章主要讨论了一种基于Xilinx FPGA及VPX(VITA46)架构的高性能雷达信号处理系统的设计方案,详细分析了系统指标与系统结构并全面论述了整个系统各部分的设计方案和硬件实现。系统包括高速信号采集/回放板卡、高速大容量数据存储板卡、高速信号处理板卡、高速信号交换板卡及高速系统背板等五类板卡。各类板卡通过高速VPX总线连接并被组装在雷达信号处理机箱内构成一套高扩展性、高性能的雷达信号处理系统。系统全采用Xilinx Virtex5FPGA高速现场可编程逻辑器件为主处理器及主控制器。信号采集/回放板使用基于FMC(VITA57)高速接口的子母板设计,提高了系统的灵活性和通用性;大容量数据存储板采用由高密度固态存储芯片Flash(闪存)组成的数据存储整列,提高了数据存储容量及存储带宽;信号处理板使用多片FPGA高效并行处理架构,提升系统运算能力及处理速率;同时系统采用FPGA高速串行口结合VPX总线架构并整合千兆以太网技术,加大了系统数据吞吐能力。关键词:XilinxFPGA,高性能,雷达信号处理系统,VPX
上传时间: 2022-07-27
上传用户:
数字信号处理课件 PDF格式
标签: 数字信号处理
上传时间: 2013-04-15
上传用户:eeworm
数字信号处理
标签: 数字信号处理
上传时间: 2013-04-15
上传用户:eeworm
信号处理单片机及应用 上册
上传时间: 2013-05-26
上传用户:eeworm