给出了一种以AT89S51单片机为核心, 并通过控制比较调整单元基准电压的变化来 来实现高可靠、小纹波和高精度电压控制的直流数显可调稳压电源的硬件电路组成和软件设 计流程。
上传时间: 2017-04-23
上传用户:恋天使569
采用等精度测频原理的频率计程序与仿真,需要的朋友可以下栽看看.
上传时间: 2017-07-03
上传用户:csgcd001
完整的等精度频率相位计,包含了项目文件、VHDL源代码、RTL电路图
上传时间: 2014-01-11
上传用户:cc1
此为等精度数字频率计的设计,用单片机汇编语言和VHDL语言实现准确的频率采集功能。
上传时间: 2017-08-05
上传用户:BIBI
基于FPGA的等精度数字频率计实现等精度的频率计
上传时间: 2013-12-28
上传用户:jyycc
设计一个用等精度测频原理的频率计。 频率测量范围1~9999; 其精度为 ; 用4位带小数点数码管显示其频率; 并且具有超量程、欠量程提示功能;
上传时间: 2014-01-20
上传用户:dave520l
锁相技术相关专辑 38册 209M用数字锁相环电路实现高精度宽范围频率控制.pdf
标签:
上传时间: 2014-05-05
上传用户:时代将军
基于AT89C51单片机的等精度数显频率计这是一份非常不错的资料,欢迎下载,希望对您有帮助!
上传时间: 2022-03-07
上传用户:
1设计任务与要求1.1基本功能1)能够测量正弦波、方波、三角波等交流信号的频率;2)测量信号的频率范围为1HZ-9999KHZ,分辨率为1HZ:3)测量结果直接用十进制数值,通过四个数码管显示;4)可手动测量,手动清零;5)具有高精度、迅速测量、读数方便等优点。1.2扩展功能1)具有不同可测频率范围的多个档位;2)有超量程警告,当测量信号频率超过所选档位的量程时,频率计发出警报。2设计原理脉冲信号的频率就是在单位时间(1s)里产生的脉冲个数,若在一定时间间隔tw内测得这个周期信号的重复变化次数为N,则其频率可表示为:豆f-N/T(1)数字频率计的总体框图如图1所示:数字频率计由四大基本电路组成:整形系统,单稳态触发器构成的闸门电路,可控的计数系统、锁存译码显示电路、超量程报警系统。经过放大衰减后的被测信号(包括正弦波,三角波,方波等周期信号)经过整形电路,变成峰值为3~5V(与TTL兼容)的方波信号Vx,送入计数器的时钟脉冲端。当门控信号到来后,闸门电路开启,时间为Ti,计数器实现计数功能,Ti时间过后闸门关闭,计数停止,锁存器使能端置零,计数结果被锁存,通过数码管可以方便读出被测信号频率。图2为数字频率计的波形图:
上传时间: 2022-07-01
上传用户:
频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误差始终是限制测频精度进一步提高的一个重要因素。 本设计阐述了各种数字测频方法的优缺点。通过分析±1个计数误差的来源得出了一种新的测频方法:检测被测信号,时基信号的相位,当相位同步时开始计数,相位再次同步时停止计数,通过相位同步来消除计数误差,然后再通过运算得到实际频率的大小。根据M/T法的测频原理,已经出现了等精度的测频方法,但是还存在±1的计数误差。因此,本文根据等精度测频原理中闸门时间只与被测信号同步,而不与标准信号同步的缺点,通过分析已有等精度澳孽频方法所存在±1个计数误差的来源,采用了全同步的测频原理在FPGA器件上实现了全同步数字频率计。根据全同步数字频率计的测频原理方框图,采用VHDL语言,成功的编写出了设计程序,并在MAX+PLUS Ⅱ软件环境中,对编写的VHDL程序进行了仿真,得到了很好的效果。最后,又讨论了全同步频率计的硬件设计并给出了电路原理图和PCB图。对构成全同步数字频率计的每一个模块,给出了较详细的设计方法和完整的程序设计以及仿真结果。
上传时间: 2013-06-05
上传用户:wys0120