顺序表是线性表的一种最简单的存储结构。大家多多支持
上传时间: 2016-04-12
上传用户:lijinchuan
栈(Stack)是限定只能在表的一端进行插入和删除操作的线性表。在表中,允许插入和删除的一端称作“栈顶(top)”,不允许插入和删除的另一端称作“栈底(bottom)”。
上传时间: 2013-12-23
上传用户:youlongjian0
队列(Queue)是限定只能在表的一端进行插入和在另一端进行删除操作的线性表。在表中,允许插入的一端称作"队列尾(tail)",允许删除的另一端称作"队列头(front)"。
上传时间: 2016-04-12
上传用户:坏坏的华仔
队列(Queue)是限定只能在表的一端进行插入和在另一端进行删除操作的线性表。在表中,允许插入的一端称作"队列尾(tail)",允许删除的另一端称作"队列头(front)"。
上传时间: 2016-04-12
上传用户:330402686
考虑非对称耦合映象格子的控制问题, 用线性分析的方法分析了在钉扎控制下系统的稳定性, 同时还分析了耦合的非对称性对控制效率的影响. 得出将系统控制到几种稳定状态所需要最小钉扎密度与系统参数间的关系和耦合梯度对控制效率的影响, 并给出了数值验证. 钉扎控制用于非对称耦合系统比用于对称耦合系统更加有效, 在相同的钉扎密度下, 可控制区域随耦合梯度的增加而增加.
上传时间: 2016-04-12
上传用户:417313137
循环冗余校验CRC (Cyclic Redundancy Check)码是由分组线性码的分支而来,其主要应用是二元码字。编码简单且误判概率很低,在通信系统中得到了广泛的应用。循环冗余校验码是属于分组码中的一类重要的线性码,它不仅在理论上具有很好的代数结构,而且其编码和译码可以通过线性移位寄存器很容易地实现。 通过对CRC的分析和基于MATLAB工具的仿真,充分证明了CRC的检错能力很强,编码简单。
标签: Redundancy Cyclic Check CRC
上传时间: 2016-04-13
上传用户:watch100
CRC校验串行实现方法,verilog源码,利用反馈线性移位寄存器的方法,实现简单,适用于串行通信协议中的CRC校验.
上传时间: 2014-11-24
上传用户:朗朗乾坤
本文讨论了AR模型及线性预测的原理,在浮点型DSP TMS320C6713B上实现了语音信号线性预测系数(LPC)的提取,并利用LPC系数用Verilog语言实现了AR模型的Lattice结构。
上传时间: 2016-04-17
上传用户:ecooo
用矩形窗设计线性相位FIR低通滤波器,给了源代码,已经调试过了。其中要用到一个函数myfreqz要自己编,在这也附上其代码。希望对大家有用。
上传时间: 2013-12-19
上传用户:siguazgb
ti提供的image c代码和手工汇编和线性汇编的参考代码,能让你上一个档次
上传时间: 2016-04-19
上传用户:zhangjinzj